设输入信号为1表示对该输入进行编码。 表3-4编码器输入输出的对应关系 Io I 12 I3 14 Is I6 I7 Y2 Y Yo 1 0 0 0 0 0 1.00 0 0 上、 0 表达式、电路图? 0 0 0 0 0 0 0 0 0 0 0 任何时刻只允许输 0 求 其它输入取值组合不允许出现,为无关项。 0 0000 0 01、11 1 2006年 新疆大字后总科字与工程字元 《数字电路课题组》
2006年 新疆大学信息科学与工程学院 《数字电路课题组》 I0 I1 I2 I3 I4 I5 I6 I7 Y2 Y1 Y0 1 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 0 0 0 1 0 0 0 0 1 0 0 0 0 0 1 1 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 0 0 0 0 1 0 1 1 0 0 0 0 0 0 0 0 1 1 1 1 表3-4 编码器输入输出的对应关系 设输入信号为1表示对该输入进行编码。 任何时刻只允许输 入一个编码请求 表达式、电路图? 其它输入取值组合不允许出现,为无关项
普通编码器(2)二进制编码器 3位二进制编码器有8个输入端,3个输出端,所以常称为8线3 线编码器,其功能真值表见下表: (输入为高电平有效) 编码器真值表 输 入 输 出 1011121314 151617 A2 A 4o 100 0 0000 0 0 0 0 10 0 00 0 0 0 0 0 01 0 0 0 00 0 1 0 0 0 0 1 0 0 0 0 0 11 0 00 0 1 0 0 0 1 0 0 0 0 0 0 0 10 0 1 0 1 0 00 0001 0 1 1 0 0 00 0 0 0 0 111 2006年 新疆大学信息科学与工程学院 《数字电路课题组》
2006年 新疆大学信息科学与工程学院 《数字电路课题组》 一、 普通编码器(2)二进制编码器 3位二进制编码器有8个输入端,3个输出端,所以常称为8线—3 线编码器,其功能真值表见下表:(输入为高电平有效) 输 入 输 出 0 A 2 1 A A 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 1 I 2 I 4 5 6 I I 0 3 I 7 I I I 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 编码器真值表
由真值表写出各输出的逻辑表达式为: A2=14131617 4=1231617 A=1131517 用门电路实现逻辑电路: 白白白品品中 141312 2006年 新疆大学信息科学与工程学院 《数字电路课题组》
2006年 新疆大学信息科学与工程学院 《数字电路课题组》 由真值表写出各输出的逻辑表达式为: 用门电路实现逻辑电路: 2 4 5 6 7 A = I I I I 1 2 3 6 7 A = I I I I 0 1 3 5 7 A = I I I I A & 1 & & A 2 A 0 1 I 1 I 1 1 1 3 1 I 1 I I 5 2 0 1 1 I 7 6 4 I I
图3.3.2 3位二进制编码器 I I2 I3 I4 Is Ie In _Y2 Y Yo 返 2006年 新疆大学信息科学与工程学院 《数字电路课题组》
2006年 新疆大学信息科学与工程学院 《数字电路课题组》 图3.3.2 3位二进制编码器 返回
由真值表写出各输出的逻辑表达式为: Y2=I4+I5+I6+I7 Y1=12+13+16+I7 (3.3.2) Y。=I1+I3+I5+I 2006年 新疆大学信息科学与工程学院 《数字电路课题组》
2006年 新疆大学信息科学与工程学院 《数字电路课题组》 由真值表写出各输出的逻辑表达式为: 用门电路实现逻辑电路: