数字逻辑基础 第四章同步时序电路
数字逻辑基础 第四章 同步时序电路
本章要求 掌握同步时序电路的基本分析 过程 >掌握同步时序电路的设计原理 >掌握状态表的化简过程 90
本章要求: ➢掌握同步时序电路的基本分析 过程 ➢掌握同步时序电路的设计原理 ➢掌握状态表的化简过程
4.1时序电路的描述 输入变量 XI 输出变量 X 组合电路 状态变量 状态变量 (现态)Y Y (次态) 记忆电路 法合择是些命比魔软结构也实际着中可 90
组合电路 记忆电路 x1 xm z1 zn Y1 Yr y1 yr 4.1 时序电路的描述 注:这是一个一般的结构,在实际的逻辑中可 以合并某些输出和状态,也可以没有输入。 输入变量 输出变量 状态变量 (现态) 状态变量 (次态)
同步时序电路和异步时序电路 ■同步时序电路:记忆电路一般由触发器构成,记 忆电路中所有触发器状态的变化都是在同一时钟 信号操作下同时发生的。触发器的时钟信号不计 在输入之内。 ■异步时序电路:记忆电路可以由触发器构成,也 可以由组合电路的反馈构成。记忆电路状态的变 化不是同时发生的,可能有公共的时钟信号,也 可能没有公共的时钟信号
同步时序电路和异步时序电路 ◼ 同步时序电路:记忆电路一般由触发器构成,记 忆电路中所有触发器状态的变化都是在同一时钟 信号操作下同时发生的。触发器的时钟信号不计 在输入之内。 ◼ 异步时序电路:记忆电路可以由触发器构成,也 可以由组合电路的反馈构成。记忆电路状态的变 化不是同时发生的,可能有公共的时钟信号,也 可能没有公共的时钟信号
现态与次态概念 驱动信号 时钟 时刻 k+1 k+2 状态当前状态Ⅹ次态当前状态Ⅹ次态 以两次驱动(在同步时序逻辑中就是时钟)的间隔时 间作为时序电路的定时单位,把某个间隔时刻t作为“当 前时刻”,将下一个间隔时刻tk+1称为“次时刻”。 对于“当前时刻”和“次时刻”的表述,都是相对于 时刻tk而言。当前时刻的状态为现态,次时刻的状态为次 态
现态与次态概念 时 钟 状 态 时 刻 t k t k+1 t k+2 当前状态 次 态 当前状态 次 态 以两次驱动(在同步时序逻辑中就是时钟)的间隔时 间作为时序电路的定时单位,把某个间隔时刻 tk 作为“当 前时刻” ,将下一个间隔时刻 tk+1 称为“次时刻” 。 对于“当前时刻”和“次时刻”的表述,都是相对于 时刻 tk 而言。当前时刻的状态为现态,次时刻的状态为次 态。 驱动信号