第八章 角触发器和 时序逻辑电路
第八章 触发器和 时序逻辑电路
由门电路组成。 任何时刻,输出状态仅决定于同 组合逻辑电路 一 时刻各输入状态的组合,而与 先前的状态无关。 不具有记忆功能。 逻辑电路 由触发署组成。 任何时刻,输出状态不仅决定于 时序逻辑电路 同一时刻各输入状态的组合,还 与先前的状态有关。 具有记忆功能
逻辑电路 组合逻辑电路 时序逻辑电路 任何时刻,输出状态仅决定于同 一时刻各输入状态的组合,而与 先前的状态无关。 由门电路组成。 不具有记忆功能。 任何时刻,输出状态不仅决定于 同一时刻各输入状态的组合,还 与先前的状态有关。 由触发器组成。 具有记忆功能
§1双稳态触发器 基本R-S触发器 按逻辑功能 可控R-S触发器 J-K触发器 按其稳定 双稳态触发器 D触发器 工作状态 T触发器 触发器 单稳态触发器 T'触发器 无稳态触发器 (多谐振荡器)
§1 双稳态触发器 双稳态触发器 单稳态触发器 无稳态触发器 (多谐振荡器) 触发器 可控R-S触发器 基本R-S触发器 J-K触发器 D触发器 T触发器 T触发器 按其稳定 工作状态 按逻辑功能
在正常情况下,二者保持 1基本R-S触发器 相反的逻辑状态。由于Q 有0和1两种稳定状态,所 以称双稳态触发器。 输出端 逻辑符号 输入端 Rp Sp 直接复位端 直接置位端 直接置“0”端 直接置“1”端
1 基本R-S触发器 & GA & GB Q Q RD D S RD D S Q Q 直接复位端 直接置“0”端 直接置位端 直接置“1”端 在正常情况下,二者保持 相反的逻辑状态。由于Q 有0和1两种稳定状态,所 以称双稳态触发器。 输出端 输入端 逻 辑 符 号
两个输入端平时固定接高电平,处于1态。 (1) S)=11 p=1 原状态为Q=0夏=1 原状态为Q=1Q=0 09 D S 输出仍保持原状态不变 这时触发器具有 存储或记忆功能
=1 D S =1 RD (1) & GA & GB Q Q RD D S 1 0 1 0 1 1 1 0 原状态为 Q = 0 Q =1 & GA & GB Q Q RD D S 0 1 1 1 0 1 0 1 原状态为 Q =1 Q = 0 输出仍保持原状态不变 这时触发器具有 存储或记忆功能 两个输入端平时固定接高电平,处于1态