K康芯科技 EDA技术与VHDL 第10章 DSP Builder设计深入
EDA技术与VHDL 第10章 DSP Builder设计深入 KX 康芯科技
K康科拉 10.1F1R数字滤波器设计 10.1.1FIR滤波器原理 M ()=6=* 10-1 k=0 L-1 y(n)= x0n-0h0 10-2 i=0 y(n)=x(n)*h(n) 10-3 h(n)=h(0)x(n)+h(1)x(n-1)+h(2)x(n-2)+h(3)x(n-3)10-4
KX 康芯科技 10.1 FIR数字滤波器设计 10.1.1 FIR滤波器原理 = − = M k k k H z b z 0 ( ) − = = − 1 0 ( ) ( ) ( ) L i y n x n i h i y(n) = x(n) h(n) h(n) = h(0)x(n) + h(1)x(n −1) + h(2)x(n − 2) + h(3)x(n − 3) 10-1 10-2 10-3 10-4
K康还科技 10.1F1R数字滤波器设计 10.1.1FIR滤波器原理 x(n) 图10-13阶FIR滤波器结构 Ly(n)
KX 康芯科技 10.1 FIR数字滤波器设计 10.1.1 FIR滤波器原理 z -1 z -1 z -1 x(n) h(0) h(1) h(2) h(3) y(n) 图10-1 3阶FIR滤波器结构
K能科拉 10.1F1R数字滤波器设计 10.1.2使用DSP Builder设计FIR滤波器 1.3阶常数系数FIR滤波器设计 h(n)=C,(h(0)x(n)+h(1)x(n-1)+h(2)x(n-2)+h(3)x(n-3) 10-5 h(0)=63 h(1)=127 h(2)=127 h(3)=63
KX 康芯科技 10.1 FIR数字滤波器设计 10.1.2 使用DSP Builder设计FIR滤波器 1.3阶常数系数FIR滤波器设计 h(n) = C (h(0)x(n) + h(1)x(n −1) + h(2)x(n − 2) + h(3)x(n − 3)) q 10-5 (3) 63 (2) 127 (1) 127 (0) 63 = = = = h h h h
K 康芯科技 1.3阶常数系数FIR滤波器设计 Chirp Signal Gain 170 xin +++ +《0170 yout Scope Delay1 Parallel Adder Subtractor SignalCompiler Delay2 Delay3 图10-13阶FIR滤波器结构
KX 康芯科技 10.1.2 使用DSP Builder设计FIR滤波器 1.3阶常数系数FIR滤波器设计 图10-1 3阶FIR滤波器结构