第8章TMs320c54X的硬件设计 ③采用双电源供电 由TPS73HD318芯片组成的双电源电路。 TPS73HD318 100k 100k RESET to DSP TRESET28 PG 1GND NC 18V TEN FB/SENSE DD 1IN 1024 61N 10U23 TMS320VC540 2RESETb22 D3 2GND 0-d 2EN 2SENSEL 19 11 2|N Nc 20 33w 27 %yoo 20UT NC 33V C2 1uF 33 ND 2021年2月24日 DSP原理及应用 26
2021年2月24日 DSP原理及应用 26 第8章 TMS320C54x的硬件设计 ③ 采用双电源供电 由TPS73HD318芯片组成的双电源电路。 NC 1RESET NC NC 1GND NC 1EN FB/SENSE 1IN 1OUT 1IN 1OUT NC 2RESET NC NC 2GND NC 2EN 2SENSE 2IN 2OUT 2IN 2OUT NC NC NC NC C3 33F 3.3V 1 2 3 4 5 6 7 9 10 11 12 13 17 15 16 8 14 CVDD TMS320VC5402 DVDD GND & 18 19 20 21 22 23 24 25 26 27 28 1.8V D2 D3 C2 33F C1 1F C0 1F 5V R1 100k R2 100k PG TPS73HD318 RESET to DSP DL5817 DL4148 DL4148 D1
第8章TMs320c54X的硬件设计 8.2DSP系统的基本设计 8.2.2复位电路的设计 c54x的复位输入引脚R为处理器提供了一种 硬件初始化的方法它是一种不可屏蔽的外部中断 可在任何时候对C54x进行复位。 当系统上电后,R引脚应至少保持5个时钟周 期稳定的低电平,以确保数据、地址和控制线的正 确配置。复位后(RS回到高电平),CPU从程序存储 器的FF8OH单元取指,并开始执行程序。 2021年2月24日 DSP原理及应用
2021年2月24日 DSP原理及应用 27 第8章 TMS320C54x的硬件设计 8.2 DSP系统的基本设计 8. 2. 2 复位电路的设计 ’C54x的复位输入引脚RS为处理器提供了一种 硬件初始化的方法,它是一种不可屏蔽的外部中断, 可在任何时候对’C54x进行复位。 当系统上电后,RS引脚应至少保持5个时钟周 期稳定的低电平,以确保数据、地址和控制线的正 确配置。复位后(RS回到高电平),CPU从程序存储 器的FF80H单元取指,并开始执行程序
第8章TMs320c54X的硬件设计 8.2.2复位电路的设计 c54x的复位分为软件复位和硬件复位。 软件复位:是通过执行指令实现芯片的复位。 硬件复位:是通过硬件电路实现复位。 硬件复位有以下几种方法: ●上电复位 ●手动复位 ●自动复位 2021年2月24日 DSP原理及应用 28
2021年2月24日 DSP原理及应用 28 第8章 TMS320C54x的硬件设计 8. 2. 2 复位电路的设计 ’C54x的复位分为软件复位和硬件复位。 软件复位:是通过执行指令实现芯片的复位。 硬件复位:是通过硬件电路实现复位。 硬件复位有以下几种方法: 上电复位 手动复位 自动复位
第8章TMs320c54X的硬件设计 8.2.2复位电路的设计 1.上电复位电路 上电复位电路是利用RC电路的延迟特性来产生 复位所需要的低电平时间。 由RC电路和施密特触发器组成。 R 74HC14 TMS320C54x c 2021年2月24日 DSP原理及应用
2021年2月24日 DSP原理及应用 29 第8章 TMS320C54x的硬件设计 8. 2. 2 复位电路的设计 1. 上电复位电路 上电复位电路是利用RC电路的延迟特性来产生 复位所需要的低电平时间。 由RC电路和施密特触发器组成。 TMS320C54x RS 1 1 C R VCC 74HC14
第8章TMs320c54X的硬件设计 1.上电复位电路 上电瞬间,由于电容C上的电压不能突变,使Rs 仍为低电平芯片处于复位状态,同时通过电阻R对 电容C进行充电充电时间常数由R和C的乘积确定。 为了使芯片正常初始化,通常应保证RS低电平 的时间至少持续3个外部时钟周期。但在上电后,系 统的晶体振荡器通常需要100~200ms的稳定期,因此 由RC决定的复位时间要大于晶体振荡器的稳定期。 为了防止复位不完全,RC参数可选择大一些。 2021年2月24日 DSP原理及应用 30
2021年2月24日 DSP原理及应用 30 第8章 TMS320C54x的硬件设计 1. 上电复位电路 上电瞬间,由于电容C上的电压不能突变,使RS 仍为低电平,芯片处于复位状态,同时通过电阻R对 电容C进行充电,充电时间常数由R和C的乘积确定。 为了使芯片正常初始化,通常应保证RS低电平 的时间至少持续3个外部时钟周期。但在上电后,系 统的晶体振荡器通常需要100~200ms的稳定期,因此 由RC决定的复位时间要大于晶体振荡器的稳定期。 为了防止复位不完全,RC参数可选择大一些