如何实现? 3个途径 EDA技术 ASC技术 数字ASC CPLD/混合半定制 FPGA PCB设计 可编程(AsC)全定制 ASIC ASIC
如何实现? ❖ 3个途径 FPGA /CPLD 可编程 ASIC 半定制 全定制 ASIC EDA技术 ASIC技术 数字ASIC 混合 ASIC PCB设计
途径一:使用可编程逻辑器件 使用 FPGA/CPLD 特点: 灵活性 通用性好 上市周期块 对于小批量产品成本低
途径一:使用可编程逻辑器件 ❖ 使用FPGA/CPLD ❖ 特点: 灵活性 通用性好 上市周期块 对于小批量产品成本低
途径二:半定制或者全定制As|C 分类 ca门阵列ASC 标准单元AS|C 全定制ASC 特 ca价格低 性能好 a具有知识产权,保密性好
途径二:半定制或者全定制ASIC ❖ 分类 门阵列ASIC 标准单元ASIC 全定制ASIC ❖ 特点 价格低 性能好 具有知识产权,保密性好
途径三:混合ASC设计 是前2种方法的混合体 >不是模拟和数字的混合体 令既具有FPGA可编程逻辑资源, 令也含有可调用的硬件标准单元模块 (CPU,RAM,ROM,硬件加法器,乘法器锁相环) 令例如: ALTERA公司的 Virtex-4系列, Stratix系列
途径三:混合ASIC设计 ❖ 是前2种方法的混合体 -> 不是 模拟和数字的混合体 ❖ 既具有FPGA可编程逻辑资源, ❖ 也含有可调用的硬件标准单元模块 (CPU,RAM,ROM,硬件加法器,乘法器 锁相环) ❖ 例如:ALTERA公司的Virtex-4系列, StratixII系列
硬件描述语言:起源 是电子电路的文本描述 最早的发明者:美国国部,WHDL,1983 大浪淘沙,为大者二: VHDL和 Verilog HDL 其他的小兄弟 ABEL、AHDL、 System Verilog、 System C
硬件描述语言:起源 ❖ 是电子电路的文本描述。 ❖ 最早的发明者:美国国防部,VHDL,1983 ❖ 大浪淘沙,为大者二: VHDL 和 Verilog HDL ❖ 其他的小兄弟: ABEL、AHDL、System Verilog、System C