第3章原理图输入设计方法 Quartus版操作 <EDA技术与应用>课程讲义 肥工业大学彭良清 上一章 下一章
第3章 原理图输入设计方法 Quartus II 版操作 <EDA技术与应用> 课程讲义 合肥工业大学 彭良清 上一章 下一章
本章内容 1.何时使用原理图设计输入 2.常用文件介绍 3.设计步骤 4.元件库和 Altera宏的使用 5.如何将VHDL代码文件生成图形符号
本章内容 1. 何时使用 原理图设计输入 2. 常用文件介绍 3. 设计步骤 4. 元件库 和 Altera 宏的使用 5. 如何将VHDL代码文件生成 图形 符号
何时使用原理图设计输入? 1.符合传统的电路设计习惯 2.一般只是在“top-eve"(顶层)文件中使用?
何时使用 原理图设计输入 ? 1. 符合 传统的 电路设计 习惯 2. 一般只是在 “top-level”(顶层)文件中使用?
QuartusⅡ常用文件介绍 文件扩展名称 用途 MAX+PLUS II 中的名称 vhd VHDL代码源文件 vhd bdf 图形输入源文件 gaf . gsf 器件引脚与编译配置指|.qsf 配文件 pof CPLD EEPROM器件pof 编程文件 sof FPGA器件的SRAM文件sof 配置
Quartus II常用文件介绍 文件扩展名称 用 途 MAX+PLUS II 中的名称 .vhd VHDL代码源文件 .vhd .bdf 图形输入源文件 .gdf .qsf 器件 引脚 与编译配置指 配文件 .qsf .pof CPLD,EEPROM 器件 编程文件 .pof .sof FPGA器件的SRAM 文件 配置 .sof
一般步骤 电路的模块划分 2.设计输入 3.器件和引脚指配 4.编译与排错 5.功能仿真和时序仿真 6.编程与配置,设计代码的芯片运彳
一般步骤 1. 电路的模块划分 2. 设计输入 3. 器件和引脚指配 4. 编译与排错 5. 功能仿真和时序仿真 6. 编程与配置,设计代码的芯片运行