3第9章第1节 设计方法 EDA技术与应用>课程讲义 肥工业大学彭良清 上一章 下一章
第9章第1节 设计方法 <EDA技术与应用> 课程讲义 下一章 合肥工业大学 彭良清 上一章
本节内容 可编程逻辑设计的基本原则 二.可编程逻辑设计常用设计思想和技巧 三. Altera公司推荐的编码风格 四.面积优化 五.速度优化
本节内容 一. 可编程逻辑设计的基本原则 二. 可编程逻辑设计常用设计思想和技巧 三. Altera公司推荐的编码风格 四. 面积优化 五. 速度优化
可编程逻辑设计的基本原则 1.面积和速度的平衡与互换原则 2.硬件原则 3.系统原则 4.同步设计原则 5.避免使锁存器( LATCH) 6. Peter关于成功设计的十大原则
可编程逻辑设计的基本原则 1. 面积和速度的平衡与互换原则 2. 硬件原则 3. 系统原则 4. 同步设计原则 5. 避免使锁存器(LATCH) 6. Peter关于成功设计的十大原则
面积和速度:含义 面积: 1.含义:设计所消耗的 PGACPLD的逻辑资源数量 2.衡量指标:触发器数(FF),查找表数(LUT),宏单元数 (MC),逻辑门数(GATE),逻辑单元数(LE) 速度 1.含义:设计在芯片上稳定运行所达到的最高频率 2.影响最高频率的因子 PAD to PAd Time ☆ Clock Setup Time Clock Hold time ☆ Clock to Output Delay
面积和速度:含义 ❖ 面积: 1. 含义:设计所消耗的FPGA/CPLD的逻辑资源数量 2. 衡量指标:触发器数(FF),查找表数(LUT),宏单元数 (MC),逻辑门数(GATE),逻辑单元数(LE) ❖ 速度 1. 含义:设计在芯片上稳定运行所达到的最高频率 2. 影响最高频率的因子: ❖ PAD to PAD Time ❖ Clock Setup Time ❖ Clock Hold Time ❖ Clock to Output Delay
建立时间(T setup time 保持时间(T hold time Inputs Combinatorial Output L。gic Clock Th D /: Clock 返回
建立时间(Tsetup time) & 保持时间(Thold time) 返回