41组合逻辑电路分析 由真值表可得: Y2=0l1l2l3I4sl6,+012l3f4I3f6l, B C D Y1 Yo +012l3I4l,+1012361|。。: Y1=I011I21314151617+Io112I31415I6I7 000 D +101I2I3I45I61,+I011I2I3456I,A Y=1l1i2l31,13F61,+1012l31.、1,m。 +I0I1I2I3I4I5I61+I0I12131415161 0 如果任何时刻只允许一个取值为1,则利用任意项化简为: Y1=C+D 同理:Y0=B+D 7 Y1=2+13+6+7 国Y=I1++l5
11 重大通信 学院•何伟 4.1 组合逻辑电路分析 由真值表可得: Y2 =I4 +I5 +I6 +I7 Y1 =I2 +I3 +I6 +I7 Y0 =I1 +I3 +I5 +I7 如果任何时刻只允许一个取值为1,则利用任意项化简为: A B C D Y1 Y0 1 0 0 0 0 0 0 1 0 0 0 1 0 0 1 0 1 0 0 0 0 1 1 1 CD AB 00 01 11 10 00 × 1 × 1 01 0 × × × 11 × × × × 10 0 × × × Y1=C+D 同理:Y0=B+D
41组合逻辑电路分析 I1I2I3Is Is IsI, Y 3位二进制编码器 国大信 12
12 重大通信 学院•何伟 4.1 组合逻辑电路分析
41组合逻辑电路分析 2优先编码器(允许多个输入有效) 原理:对输入信号按优先顺序排队,当几个输入信号同时出现时, 只对其中优先权最高的一个进行编码。 74LS1488线-3线优先编码器介绍 表4-1-38线-3线优先编码器真值表 输人 输出 s7N。IN1N2 IN3 IN4 INS IN。Ny2xY。YY ×X×××× 0××××× 0×××× 0X××01 011 国大信 0 00111 11 0 13
13 重大通信 学院•何伟 4.1 组合逻辑电路分析 2.优先编码器(允许多个输入有效) 原理:对输入信号按优先顺序排队,当几个输入信号同时出现时, 只对其中优先权最高的一个进行编码。 74LS148 8线-3线优先编码器介绍:
41组合逻辑电路分析 IN 功能分析: Ys15) ①/ST——一片选端(选通端) /ST=1时,所有输出为高(包括Ys、/YB) /ST=0时,正常工作。 x(14) ②Ys——无编码指示端 (12)N2 Ys=0时,表示电路工作,但无编码 Ys=1时,且ST=0,表示电路工作且有编码。(1W V9) ③/YBx扩展端 /Ygx=0时,表示电路工作且有编码 /YBx=1时,且SI=0,表示电路工作但无编码。 ④/IN/N输入端 F() 低有效,且优先顺序是/IN7…/IN0 ⑤/Y0/Y2输出端 低有效,即用/Y2/Y1/Y0表示/IN7有效 国大信 图4-1-8优先编码器逻辑图 14
14 重大通信 学院•何伟 4.1 组合逻辑电路分析 功能分析: ①/ST──片选端(选通端) /ST=1时,所有输出为高(包括Ys、/YEX) /ST=0时,正常工作。 ②Ys──无编码指示端 Ys =0时,表示电路工作,但无编码 Ys =1时,且/ST=0,表示电路工作且有编码。 ③/YEX──扩展端 /YEX=0时,表示电路工作且有编码 /YEX=1时,且/ST=0,表示电路工作但无编码。 ④/IN0~/IN7──输入端 低有效,且优先顺序是/IN7…… /IN0 ⑤/Y0~/Y2──输出端 低有效,即用/Y2/Y1/Y0表示/IN7有效
41组合逻辑电路分析 【例】:用两片74LS148接成16线—4线优先编码器。优先顺序:A3…Ao 01234567 8910m12131415 01234567EN 01234567EN HPRUBIN HPRIBIN 低位片 高位片 Ys Y Yo YY2 Yex & & Yo YY Y3 图4-1-108线-3线扩展为16线-4线优先编码器 国大信 15
15 重大通信 学院•何伟 4.1 组合逻辑电路分析 【例】:用两片74LS148接成16线—4线优先编码器。 0 15 − − 优先顺序:A A