第五章集成触发器 主要内容 1.介绍构成时序逻辑电路的基本逻辑单元——触发 器。以及它的各种电路结构和动作特点 2.每一种触发器的逻辑功能。 国大信
1 重大通信 学院•何伟 第五章 集成触发器 主要内容 1.介绍构成时序逻辑电路的基本逻辑单元──触发 器。以及它的各种电路结构和动作特点。 2.每一种触发器的逻辑功能
第五章集成触发器 主要内容 51基本触发器 52钟控触发器 53主从触发器 54边沿触发器 国大信
2 重大通信 学院•何伟 第五章 集成触发器 主要内容 5.1 基本触发器 5.2 钟控触发器 5.3 主从触发器 5.4 边沿触发器
51基本触发器 关于触发器 普通门电路不能保持输出状态,即没有记忆功能; ●触发器—能够存贮1位二值信号的基本单元电路。 ●FF的基本特点: ①有两个能自行保持的稳态(1、0) ②可根据不同的输入信号进行置0或置1 ③状态的保持与输入信号无关; ●基本FF——一也叫基本RSFF,是最简单的FF,很少单独使用, 它是其它复杂触发器的构成单元,或作异步置位,复位端使用。 国大信
3 重大通信 学院•何伟 5.1 基本触发器 •普通门电路不能保持输出状态,即没有记忆功能; •触发器──能够存贮1位二值信号的基本单元电路。 •FF的基本特点: ①有两个能自行保持的稳态(1、0); ②可根据不同的输入信号进行置0或置1; ③状态的保持与输入信号无关; •基本FF──也叫基本RS—FF,是最简单的FF ,很少单独使用, 它是其它复杂触发器的构成单元,或作异步置位,复位端使用。 关于触发器:
51基本触发器 §5.1.1基本FF的电路组成和工作原理 1.由或非门组成的电路 Q 2.工作原理: ●具有两个稳态 Q R “0”状态:Q=0,/Q=1 “1”状态:Q=1,/(Q=0 受输入信号控制,可置1或置0 当Sn=1,RD=0时→Q=1,/Q=0,“1”,S叫置位端 当S=0,R1=1时→Q=0,/Q=1,“0”,R叫复位端; 输入消失后,状态可保持 即:当SD=RD=0时→Q叶1=Q 有约束条件(即有禁止输入状态) 当S=R0=1时→Q=Q=0(非0非1),约束条件:SDRD=0 如果SD和R又同时消失,则之后的状态不确定(由G1、G2的延 国欢时决定)
4 重大通信 学院•何伟 5.1 基本触发器 §5.1.1 基本FF的电路组成和工作原理 1.由或非门组成的电路 2.工作原理: •具有两个稳态 “0”状态:Q=0,/Q=1 “1”状态:Q=1,/Q=0 •受输入信号控制,可置1或置0 当SD=1,RD=0时Q=1,/Q=0, “1” ,SD叫置位端; 当SD=0,RD=1时Q=0,/Q=1, “0” ,RD叫复位端; •输入消失后,状态可保持 即:当SD=RD=0时Qn+1=Qn •有约束条件(即有禁止输入状态) 当SD=RO=1时Q=/Q=0(非0非1),约束条件:SDRD=0 如果SD和RD又同时消失,则之后的状态不确定(由G1、G2的延 时决定)
51基本触发器 3.由与非门组成的电路 Sp &g2 g 4.工作原理: 具有两个稳态 Rr-r 0状态:Q=0,/Q=1 “1”状态:O=1,/O=0 RD 受输入信号控制,可置或置0 当/SD=0,/R=1时→Q=1,/Q=0,“1”,/SD叫置位端 当SD=1,/RD=0时→Q=0,/Q=1,“0”,/R叫复位端; 输入消失后,状态可保持 即:当SD=/Rp=1时→Q 有约束条件(即有禁止输入状态) 当SD=/R0=0时→Q=Q=1(非0非1),约束条件:S+/RD=1 如果/Sn和/R又同时消失,则之后的状态不确定(由G1、G2的 延时决定) 国大信 5
5 重大通信 学院•何伟 5.1 基本触发器 3.由与非门组成的电路 4.工作原理: •具有两个稳态 “0”状态:Q=0,/Q=1 “1”状态:Q=1,/Q=0 •受输入信号控制,可置1或置0 当/SD=0,/RD=1时Q=1,/Q=0, “1” ,/SD叫置位端; 当/SD=1,/RD=0时Q=0,/Q=1, “0” ,/RD叫复位端; •输入消失后,状态可保持 即:当/SD=/RD=1时Qn+1=Qn •有约束条件(即有禁止输入状态) 当/SD=/RO=0时Q=/Q=1(非0非1),约束条件:/SD+/RD=1 如果/SD和/RD又同时消失,则之后的状态不确定(由G1、G2的 延时决定)