数字遇辑电路款学课程 ③状态图 R=O Sp=X Rn=O R D X nan Jing Univerity of Science& Technology
③ 状态图 S D=1 RD=0 SD=0 RD=1 S D = × RD=0 S D=0 RD=× 0 1
数字遇辑电路款学课程 RS锁存器工作波形图(初态假设为0) Sp Rp Qn Q D 000 Rn00010 0000111 100 0 X 0 Q0110x 001 1× nan Jing Univerity of Science& Technology
RS锁存器工作波形图(初态假设为0) SD RD Qn Qn+1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 × 1 1 1 × 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 × × SD RD Q Q
数字遇辑电路款学课程 32门控RS锁存器 在RS锁存器的基础上,加控制信号,使锁存器状态转换的时 间,受控制信号的控制 R &R Q IS C C1 & IR Rn=RCSn=S·C 当C=1时:门控RS锁存器功能和RS锁存器完全相同; 当C=0时:RD=S=0,锁存器状态保持不变 nan Jing Univerity of Science& Technology
4.3.2 门控RS锁存器 在RS锁存器的基础上, 加控制信号,使锁存器状态转换的时 间,受控制信号的控制. ≥1 ≥1 & & RD SD R S C Q Q 1S C1 1R Q Q RD=R·C SD=S·C 当C=1时:门控RS锁存器功能和RS锁存器完全相同; 当C=0时:RD=SD=0,锁存器状态保持不变
数字遇辑电路款学课程 门控RS锁存器特性方程: Q叶+1=S+RQ SRO C=1时成立 nan Jing Univerity of Science& Technology
门控RS锁存器特性方程: Qn+1=S+RQn SR=0 { C=1时成立
数字遇辑电路款学课程 433D锁存器 能将呈现在激励输入端的单路数据υ存入交叉耦合结枃的 锁存器单元中 D锁存器原理图: 电路功能分析: &b& Q(1)当C=0时,Rp=S1=1 电路处于保持状态 Q(2)当C=1时,RD=D,SD=D 电路的新状态为D nan Jing Univerity of Science& Technology
4.3.3 D锁存器 能将呈现在激励输入端的单路数据D存入交叉耦合结构的 锁存器单元中. D锁存器原理图: & & & RD D SD C Q Q & 1 电路功能分析: (1)当C=0时,RD=SD=1, 电路处于保持状态; (2) 当C=1时,RD=D, SD=D 电路的新状态为D