CPLD的原理 ALtera的MAX7000,MAX3000系列( EEPROM 工艺) aXin的XC9500系列(Fash工艺) LATtice, Cypress的大部分产品( EEPROM工艺) 下面以 Altera公司的MAX700Q系列介绍之
CPLD的原理 ❖ 产品 Altera的MAX7000,MAX3000系列(EEPROM 工艺) Xilinx的XC9500系列(Flash工艺) Lattice,Cypress的大部分产品(EEPROM工艺) ❖ 下面以Altera公司的MAX7000系列介绍之
INPUT/GCLKIO INPUT/OE2/GCLK2 INPUT/OEl MAX7000结构框图 INPUT/ GCLE 6个输出使能 6个输出使能 6~ LAB A LAB 6-12 宏单元 宏单元 17~24 6~12 6~12个O引脚: 宏单元 宏单元 IO|:6-12个o引脚 控制块 9-161 控制块 25~32 6~12 12 PIA 6~12 LAB C LAB D 612 宏单元 宏单元 6~12 33~40 49~56 6~12 6~12个1O引脚:|控制块 I/O 宏单元 宏单元 41~48 57~6 控制块:6~12个10引脚
MAX7000系列框图 MAX7000结构框图
基于乘积项的PLD PLD的组成: c宏单元( Maroc) c可编程连线(P|A aO控制块 宏单元 宏单元是PLD的基本结构,由它来实现基本的逻 辑功能,下图是宏单元( Marcel),的结构
基于乘积项的PLD ❖ PLD的组成: 宏单元(Marocell) 可编程连线(PIA) I/O控制块 ❖ 宏单元 宏单元是PLD的基本结构,由它来实现基本的逻 辑功能 ,下图是宏单元(Marocell),的结构
来自PA的36个信号 MAX7000的宏单元结构(原图) 全局全局 清零时钟 来自o引脚 并 扩展项 2 快速输入选择 寄存器 旁路 通往|o 模块 乘积项选择矩阵 时轴 清零) 清零 选择 共 辑 逻辑阵列 扩展项 PIA
MAX7000的宏单元结构(原图)
宏单元的构成说明(一) 由三部分组成 1.乘积项阵列 基本乘积项,共享扩展乘积项,并联扩展乘积项, 2.乘积项选择矩阵 3.可编程D触发器 ◆各部分的具体作用是:??2
宏单元的构成说明(一) ❖ 由三部分组成 1. 乘积项阵列 基本乘积项,共享扩展乘积项,并联扩展乘积项, 2. 乘积项选择矩阵 3. 可编程D触发器 ◆ 各部分的具体作用是: ???