基于存储器的PLD器件原理 地址 存储单元 F 「译码器 阵列 n m-1 PROM的基本结构 地址位宽度:n 数据位宽度:m
基于存储器的PLD器件原理 PROM的基本结构 地址位宽度:n 数据位宽度:m
PROM中的地址译码器是完成PRoM存储阵列的 的选择,其逻辑函数是: A A1A PROM的 W1=An-1…A14 逻辑函数 W A A, A 可编程 地址 储单元→F 器m:| 不可编程 FG=Mp21.021+…+M10W1+M00W F1=Mn=1HD21+…+M11+Mo1 m=M W,++M W,+M., 其中p=2",而Mp1m1是存储单元阵列第m-1列-1行单元的值
PROM 的 逻辑函数 不可编程 可编程
PR○M可编程逻辑阵列 与阵列 (不可 或阵列 编程)|m,: (可编程): FFF 我们现在来看一个 24X的PROM的电路结构
PROM可编程逻辑阵列 我们现在来看一个 4X2的PROM的电路结构
4X2PROM的逻辑阵列图 或阵列 (可编程) 连接符 A, At Ao Ao 与阵列(固定) 末连接 固定连接可编程连接
4X2 PROM的逻辑阵列图 连接符号
用PROM实现半加器 这些存储单元的值? Ao S=AA 或阵列 (可编程 C=A0·A1 00 半加器逻辑表达式 01 01 10 F0=4041+4041 F1=4140 A, A1 Ao Ao 与阵列(固定) 丫F1丫F
用PROM实现半加器 0 0 0 1 0 1 1 0 这些存储单元的值? 半加器逻辑表达式