1、设计输入 ·图形输入 -原理图输入、状态图输入、波形图输入 - 兼容性差 ·DL文本输入 -最基本、最有效和最通用的输入方式 2、综合 。 将软件转换为硬件电路的关键步骤 ·将电路高级语言转化成低级的,可与FPGA/CPLD的基本 结构相映射的网表文件或程序 映射并不是唯一的 菌州克通大等
1、设计输入 • 图形输入 –原理图输入、状态图输入、波形图输入 –兼容性差 • HDL文本输入 –最基本、最有效和最通用的输入方式 2、综合 • 将软件转换为硬件电路的关键步骤 • 将电路高级语言转化成低级的,可与FPGA/CPLD的基本 结构相映射的网表文件或程序 • 映射并不是唯一的
3、适配 ·将由综合器产生的网表文件配置于指定的目标器件中, 使之产生最终的下载文件 主要包括底层器件配置、逻辑分割、逻辑优化、逻辑 布局布线操作 4、仿真 时序仿真:接近真实器件的仿真,精度高 功能仿真:直接对设计输入的逻辑功能进行测试模拟, 以了解其功能是否满足设计要求 5、编程下载 把适配后的下载或配置文件,通过编程器或编程电缆 向FPGA或CPLD下载,以便进行硬件调试和验证 (Hardware Debugging) 菌州克通大学
3、适配 • 将由综合器产生的网表文件配置于指定的目标器件中, 使之产生最终的下载文件 • 主要包括底层器件配置、逻辑分割、逻辑优化、逻辑 布局布线操作 4、仿真 • 时序仿真:接近真实器件的仿真,精度高 • 功能仿真:直接对设计输入的逻辑功能进行测试模拟, 以了解其功能是否满足设计要求 5、编程下载 • 把适配后的下载或配置文件,通过编程器或编程电缆 向FPGA或CPLD下载,以便进行硬件调试和验证 (Hardware Debugging)