第4章组合逻辑电路 4.1组合逻辑电路的分析与设计方法 4.2加法器 4.3数值比较器 4.4编码器 4.5译码器 4.6数据选择器 4.7数据分配器 退出
第4章 组合逻辑电路 4.1 组合逻辑电路的分析与设计方法 4.2 加法器 4.3 数值比较器 4.4 编码器 4.5 译码器 4.6 数据选择器 4.7 数据分配器 退出
41组台看分 与计方送 411组合逻辑电路的分析方法 4.1.2组合逻辑电路的设计方法 4.1.3组合逻辑电路中的竞争冒险 退出
4.1 组合逻辑电路的分析 与设计方法 4.1.1 组合逻辑电路的分析方法 4.1.2 组合逻辑电路的设计方法 4.1.3 组合逻辑电路中的竞争冒险 退出
组合电路:输出仅由输入决定,与电路当前状 态无关;电路结构中无反馈环路(无记忆 输 组合逻辑电路 Y1(输 入 出 Yo=fo 0(10:11 X1=f(lo,l12…,ln-1) 0511
组合电路:输出仅由输入决定,与电路当前状 态无关;电路结构中无反馈环路(无记忆) … 组合逻辑电路 … … … I 0 I 1 I n-1 Y0 Y1 Ym-1 … … 输 入 输 出 = = = − − − − − ( , , , ) ( , , , ) ( , , , ) 1 1 0 1 1 1 1 0 1 1 0 0 0 1 1 m m n n n Y f I I I Y f I I I Y f I I I
4.1.1组合逻辑电路的分析方法 逻辑图 逐从 级输 B 写入 e k 出到 输出 逻辑表 Y=AB 达式 Y2-BCClY=YYY=AB BC AC Y=CA 最简与或 衰达式 Y=AB+BC +CA
A B C Y & & & & 4.1.1 组合逻辑电路的分析方法 逻辑图 逻辑表 达式 1 1 最简与或 表达式 化 简 2 Y1 = AB Y2 = BC Y3 =CA 1 Y Y2 3 Y Y 2 Y = AB+ BC +CA 从 输 入 到 输 出 逐 级 写 出 Y =Y1 Y2 Y3 = AB BC AC
最简与或 Y=AB+BC +CA 表达式 AB C y000 当输入A、B、C 000 中有2个或3个为 1时,输出Y为1 真值表 001 否则输出Y为0 010 4 4)所以这个电路实 一际上是一种3人 表决用的组合电 电路的遇 路:只要有2票 辑功能 101 或3票同意,表 决就通过
A B C Y 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 00010111 最简与或 表达式 3 真值表 Y = AB + BC +CA 3 4 电路的逻 辑功能 当输入 A 、 B 、 C 中有 2个或 3个为 1时,输出 Y 为 1 , 否则输出 Y 为 0 。 所以这个电路实 际上是一种 3 人 表决用的组合电 路:只要有 2 票 或 3票同意,表 决就通过。 4