8-3优先编码器的真值表 17 6543210 Y2Y1Y0 OXXXXXXX 111 s00000000 1 OXXXXXX 110 11 OXXXXX 101 111 OXXXX 100 11110XXX 011 111110XX 010 1111110X 001 11111110 000 111
s I7 I6 I5 I4 I3 I2 I1 I0 Y2Y1Y0 0 0 X X X X X X X 1 1 1 0 1 0 X X X X X X 1 1 0 0 1 1 0 X X X X X 1 0 1 0 1 1 1 0 X X X X 1 0 0 0 1 1 1 1 0 X X X 0 1 1 0 1 1 1 1 1 0 X X 0 1 0 0 1 1 1 1 1 1 0 X 0 0 1 0 1 1 1 1 1 1 1 0 0 0 0 1 X X X X X X X X 1 1 1 8-3优先编码器的真值表
数据选择器 从多个输入逻辑信号中选出一个逻辑信号送 到输出端的器件,也称为多路器。 个数据选择器连接m个输入,由n个选择变 量决定这m个输入中的哪一个被送到输出端。 这里m=2n
数据选择器 从多个输入逻辑信号中选出一个逻辑信号送 到输出端的器件,也称为多路器。 一个数据选择器连接m个输入,由n个选择变 量决定这m个输入中的哪一个被送到输出端。 这里m = 2n
2选1数据选择器 MUX G 0 0 Y 与关联 Y=SI+sl
2选1数据选择器 & Y ≥1 I0 I1 S 0 1 MUX I0 I1 S Y G 0 1 与关联 0 SI1 Y = SI +
8选1数据选择器 0 ∑ EN- m. SI S2 IO MUX En-CEN S2 I 15 16 14 0201234567 16 90
& Y ≥ 1 1 1 1 1 1 1 1 Y I0 I1 I2 I3 I4 I5 I6 I7 S0 1 S1 S2 En 0 2} G 0 7 EN 0 1 2 3 4 5 6 7 MUX I0 I1 I2 I3 I4 I5 I6 I7 S0 S1 S2 En Y Y 8选1数据选择器 = = 7 i 0 i i Y EN m I
22组合逻辑电路的设计 基于门电路的设计 基本的设计方法。 ■基于组合逻辑模块的设计 利用组合电路模块实现主要功能,辅以 门电路,结构比较简单。 ■运算电路设计 需要熟悉二进制运算的特点,采用迭代 设计
2.2 组合逻辑电路的设计 ◼ 基于门电路的设计 基本的设计方法。 ◼ 基于组合逻辑模块的设计 利用组合电路模块实现主要功能,辅以 门电路,结构比较简单。 ◼ 运算电路设计 需要熟悉二进制运算的特点,采用迭代 设计