62时序逻辑电路分析 §622寄存器、移位寄存器D「1g 1.寄存器(也叫锁存器) (1)寄存器:能够存贮一组二值代码的电路;存数指令 sCl (2)组成:触发器堆+控制电路 图6-2-41位数寄存单元 ●74LS75四D透明锁存器(由同步RSFF构成的DFF) 内部每两个DF共用一个CP,(CPA、CPB) CP=1,Q跟随D CP=0,Q保持为下降沿瞬时的D值。 ●74LS373八D透明锁存器(3S、公共输出控制、公共使能) 74LS374八上升沿触发器(3S、公共输出控制、公共CP) 74LS175四上升沿D触发器(公共清除、公共CP) ●CC4076三态输出4D触发器(公共异步清除、公共CP、置数控 制、3S、正沿触发) ●74LS74正沿双D触发器(带预置和清除) 国大信 16
16 重大通信 学院•何伟 • 74LS373八D透明锁存器(3S、公共输出控制、公共使能) 6.2 时序逻辑电路分析 §6.2.2 寄存器、移位寄存器 1.寄存器(也叫锁存器) (1)寄存器:能够存贮一组二值代码的电路; (2)组成:触发器堆+控制电路 • 74LS75四D透明锁存器(由同步RS_FF构成的D_FF) 内部每两个D-FF共用一个CP,(CPA、CPB) CP=1,Q跟随D; CP=0,Q保持为下降沿瞬时的D值。 • 74LS374八上升沿触发器(3S、公共输出控制、公共CP) • 74LS175四上升沿D触发器(公共清除、公共CP) • CC4076 三态输出4D触发器(公共异步清除、公共CP、置数控 制、3S、正沿触发) • 74LS74 正沿双D触发器(带预置和清除)
62时序逻辑电路分析 2PRN DFF SO: YUTU 2QN 74LS74 国大信 17
17 重大通信 学院•何伟 6.2 时序逻辑电路分析 74LS74
62时序逻辑电路分析 2.移位寄存器 定义:具有移位功能的寄存器 移位功能:寄存器里存贮的代码能在CP的作用下依次左移或右移。 作用:①存贮代码;②串并转换;③并串转换;④数值运算及数据处理。 移存脉冲CP Cl CI Cl Cl 3 2 必须是边沿 ID ID ID ID 触发器! && && && 右移输入 控制M 左移输入B 国大通 图6-2-7双向移位寄存器 18
18 重大通信 学院•何伟 6.2 时序逻辑电路分析 2.移位寄存器 定义:具有移位功能的寄存器 移位功能:寄存器里存贮的代码能在CP的作用下依次左移或右移。 作用:①存贮代码;②串并转换;③并串转换;④数值运算及数据处理。 必须是边沿 触发器!
62时序逻辑电路分析 移位寄存器的主要应用: (1)串—并转换 并行输出 移存脉冲 几几几几几 D 并行输出令 00 1的D 串行输入 31D园 ID D Q 2 5 Cl CI PCI CI 23 移存脉冲CP Q4 图6-2-8五单位信息串一并行转换逻辑图 气n D n 图6-2-9串一并行转换波形举例 CP 国大信 改错! 19
19 重大通信 学院•何伟 6.2 时序逻辑电路分析 移位寄存器的主要应用: (1)串——并转换 改错! CP out f = nf
62时序逻辑电路分析 (2)并串转换(图6-2-10P187) 置数是同步置数置数前Q1Q4必须为0 只在第一次置数前需异步清零,因为移位时有补零操作。 表6-2-3五单位数码并行转换成串行的状态转移情况 Rp (并入)并行 取样 串行输出 (并人) 1010 Q 00 图6-2-11并一串转换波形举例 n CP 国大信 20
20 重大通信 学院•何伟 6.2 时序逻辑电路分析 (2)并——串转换(图6-2-10 P187) CP SA f = nf • 置数是同步置数,置数前Q1~Q4必须为0 • 只在第一次置数前需异步清零,因为移位时有补零操作