第2章TMS320C54x的硬件结构 2.2.2’C54x的引脚功能 TMS320C5402引脚: 电源引脚 串行口引脚 时钟引脚 主机接口引脚 控制引脚 通用MO引脚 地址和数据引脚 测试引脚 2021年2月24日 DSP原理及应用 26
2021年2月24日 DSP原理及应用 26
第2章TMS320C54x的硬件结构 2.2.2’C54x的引脚功能 1。电源引脚 C5402采用双电源供电,其引脚有: ●cVDD(16、52、68、91、125、142), 电压为+18V,为CPU内核提供的专用电源; ●DVD(4、33、56、75、112、130) 电压为+3.3V,为各O引脚提供的电源 ●V、(3、14、34、40、50、57、70、76、93 106、111、128),接地。 2021年2月24日 DSP原理及应用
2021年2月24日 DSP原理及应用 27 ● VSS(3、14、34、40、50、57、70、76、93、 106、111、128),接地
第2章TMS320C54x的硬件结构 2.时钟引脚 CLKOCEE2的钏毓弸脚阏調濋澎潲锁閘期。 鸭构1其那脚脆和麻示。 设定时钟工作模式引脚,用来硬件配置时钟模式。 X2 CLKIN:时钟振荡器引脚。 若使用内部时钟,用来外接晶体电路 若使用外部时钟,该引脚接外部时钟输入。 Ⅹ1ε时钟振荡器引脚。 若使用内部时钟,用来外接晶体电路; 若使用外部时钟,该引脚悬空。 TOUT:定时器输出引脚。 2021年2月24日 DSP原理及应用 28
2021年2月24日 DSP原理及应用 28
第2章TMS320C54x的硬件结构 3.控制引脚 超制明旁生和接收外部器件的各种控制 信号眵幃储器选通信号; PS:外部程序存储器片选信号; DS:外部数据存储器片选信号; ⅠS:I/O设备选择信号; OSTRA:IO设备选通信号; R/W:读/写信号; READY:数据准备好信号。 HULD:请求控制存储器接口信号; 2021年2月24日 DSP原理及应用 29
2021年2月24日 DSP原理及应用 29
第2章TMS320C54x的硬件结构 3.控制引脚 HOLDAε响应控制存储器请求信号; MSC:微状态完成信号 1Q:中断请求信号; LACK:中断响应信号; MPMC:DSP工作方式选择信号; IN70、ⅠnI、INT2、INT3:外部中断请求信号。 NM/:非屏蔽中断。 2021年2月24日 DSP原理及应用
2021年2月24日 DSP原理及应用 30