UNI 公 l898 集成电路设计实习Ⅵ LSI Design Labs 单元实验四 数字系统设计-后端 2011-2012 Institute of Microelectronics Peking University eserved
2011-2012 All rights reserved Institute of Microelectronics Peking University 集成电路设计实习 VLSI Design Labs 单元实验四 数字系统设计 -后端
实验目的及时间安排 ●掌握半定制的后端设计流程 ●学习 Cadence自动布局布线工具SE ●完成自动布局布线 ●设计时间:1次课 Institute of Microelectronics, Peking University 集成电路设计实习一单元实验四 Copyright O 2011-2012 数字系统设计
Institute of Microelectronics, Peking University Copyright © 2011-2012 集成电路设计实习-单元实验四 数字系统设计 Page 2 实验目的及时间安排 掌握半定制的后端设计流程 学习Cadence自动布局布线工具SE 完成自动布局布线 设计时间:1次课
ce- based asic设计流程 ●基于标准单元的半定制设计流程 Venlo VHDL Tape out synthesis Post layout simulaton DRC LVS netlist GDSII Place route Routed on Institute of Microelectronics, Peking University 集成电路设计实习一单元实验四 Copyright◎2011-2012 数字系统设计
Institute of Microelectronics, Peking University Copyright © 2011-2012 集成电路设计实习-单元实验四 数字系统设计 Page 3 Cell-based ASIC 设计流程 基于标准单元的半定制设计流程
后端设计过程 ●后端设计完成基于标准单元的自动布局布线工作,利用 cadence的 SoC encounter工具 ●在前端设计(逻辑仿真和逻辑综合)完成后,得到综合器 输出的映射到标准单元库的门级网表 ●将门级网表读入到自动布局布线工具中,进行版图规划 floorplan(即对所有的标准单元进行布局 place)和布线 route(即按照网表中的连接关系对摆放好的标准单元的版 图进行金属连线),最后生成物理版图 Institute of Microelectronics, Peking University 集成电路设计实习一单元实验四 Copyright O 2011-2012 数字系统设计
Institute of Microelectronics, Peking University Copyright © 2011-2012 集成电路设计实习-单元实验四 数字系统设计 Page 4 后端设计过程 后端设计完成基于标准单元的自动布局布线工作,利用 cadence的SoC encounter工具 在前端设计(逻辑仿真和逻辑综合)完成后,得到综合器 输出的映射到标准单元库的门级网表 将门级网表读入到自动布局布线工具中,进行版图规划 floorplan(即对所有的标准单元进行布局place)和布线 route(即按照网表中的连接关系对摆放好的标准单元的版 图进行金属连线),最后生成物理版图
布局布线前的准备 进行自动布局布线,需准备下列文件 v Verilog Netlist(v) Timing Library File(lib) Library Exchange Format(lef) Timing Constraint File(sdc) v IO Assigment File (io) Institute of Microelectronics, Peking University 集成电路设计实习一单元实验四 Copyright O 2011-2012 数字系统设计
Institute of Microelectronics, Peking University Copyright © 2011-2012 集成电路设计实习-单元实验四 数字系统设计 Page 5 布局布线前的准备 进行自动布局布线,需准备下列文件: Verilog Netlist (.v) Timing Library File (.lib) Library Exchange Format (.lef) Timing Constraint File (.sdc) IO Assigment File (.io)