电子绅越女学 University of Electrsic Science and Technology China 时域测试技术综合实验 基于FPGA的地址译码实验
基于FPGA的地址译码实验 时域测试技术综合实验
引言 温度 硬件接口 软件 压力 数字信号 传感器 电阻 读 读 电压 处理器 写 写 输出 控制 数字信号 了软件代码到底如何实现对硬件的控制访问?
引言 软件代码到底如何实现对硬件的控制访问? 温度 压力 电阻 电压 传感器 ... 数字信号 ??? 处理器 输出 控制 数字信号 写 读 读 写 硬件接口 软件
信号源 电源 DMM 接口板 处理板 模拟通道 ADC采集 3 键盘板 显示屏
信号源 电源 DMM 接口板 模拟通道 ADC采集 处 理 板 键盘板 显示屏
一、实验目的 1.了解数字系统中地址译码电路的实现原理。 2.掌握DSP处理器对FPGA中硬件寄存器的读写方法。 3.掌握软硬件联合调试的方法。 4.学习FPGA中chipscopel的使用方法(选做)。 二、实验内容 1.结合DSP地址访问代码级FPGA中Verilog HDL代码, 理解通过地址译码,实现DSP对底层寄存器的访问。 2.编写DSP地址访问代码。 3编写FPGA地址译码代码,并联调程序,验证译码电路
一、实验目的 1. 了解数字系统中地址译码电路的实现原理。 2. 掌握DSP处理器对FPGA中硬件寄存器的读写方法。 3. 掌握软硬件联合调试的方法。 4.学习FPGA中chipscope的使用方法(选做)。 二、实验内容 1. 结合DSP地址访问代码级FPGA中Verilog HDL代码, 理解通过地址译码,实现DSP对底层寄存器的访问。 2. 编写DSP地址访问代码。 3.编写FPGA地址译码代码,并联调程序,验证译码电路
三、预备知识 1.了解BlackFin531处理器地址结构及其开发环境Visual DSP++。 2.了解Verilog HDL及FPGA开发基本流程。 四、 实验设备与工具 硬件:测控技术及嵌入式开发平台,PC机。 软件:ISE、Visual DSP++
三、预备知识 1. 了解BlackFin 531处理器地址结构及其开发环境Visual DSP++。 2. 了解Verilog HDL及FPGA开发基本流程。 四、 实验设备与工具 硬件:测控技术及嵌入式开发平台,PC 机。 软件:ISE、Visual DSP++