7.1 555集成定时器 7.1.1 5G555定时器的电路结构 7.1.2 定时器的逻辑功能 7.2 施密特触发器 7.2.1 用555定时器构成施密特触发器 7.2.2 集成施密特触发器 7.2.3 施密特触发器的应用 7.3 单稳态触发器 7.3.1 由555定时器构成的单稳态触发器 7.3.2 用施密特触发器构成单稳态触发器 7.3.3 集成单稳态触发器 7.3.4 单稳态触发器的应用 7.4 多谐振荡器 7.4.1 用555定时器构成多谐振荡器 7.4.2 用施密特触发器构成多谐振荡器 7.4.3 石英晶体多谐振荡器
文件格式: PPT大小: 516.5KB页数: 30
5.1 MSI构成的时序逻辑电路 5.1.1 寄存器和移位寄存器 5.1.2 计数器 5.1.3 移位寄存器型计数器 5.2 时序逻辑电路的分析方法 5.2.1 同步时序逻辑电路的分析方法 5.2.2 异步时序逻辑电路的分析方法 5.3 同步时序逻辑电路设计方法 5.3.1 用SSI设计同步时序逻辑电路 5.3.2 用MSI设计同步时序逻辑电路
文件格式: PPT大小: 2.2MB页数: 142
4.2 存储器件 4.1 时序逻辑电路的基本概念 4.1.1 时序逻辑电路的结构模型 4.1.2 状态表和状态图 4.3 锁存器 4.3.1 RS锁存器 4.3.2 门控RS锁存器 4.3.3 D锁存器 4.4 触发器 4.4.1 主从触发器 4.4.2 边沿触发器 4.5 触发器逻辑功能的转换 4.5.1 代数法 4.5.2 图表法 4.6 触发器应用举例
文件格式: PPT大小: 959KB页数: 60
3.1 由基本逻辑门构成的组合电路的分析和设计 3.1.1 组合电路的一般分析方法 3.1.2 组合电路的一般设计方法 3.2 MSI构成的组合逻辑电路 3.2.1 自顶向下的模块化设计方法 3.2.2 编码器 3.2.3 译码器 3.2.4 数据选择器 3.2.5 数据分配器 3.2.6 算术运算电路 3.2.7 数值比较器 3.3 组合电路设计举例: 算术逻辑单元(ALU) 3.4 组合逻辑电路中的冒险 3.4.1 产生冒险的原因 3.4.2 消去冒险的方法
文件格式: PPT大小: 1.41MB页数: 102
2.1 晶体管的开关特性 2.1.1 半导体二极管的开关特性 2.1.2 半导体三极管的开关特性 2.1.3 MOS管的开关特性 2.2 分立元件门电路 2.2.1 二极管门电路 2.2.2 三极管门电路 2.3 TTL门电路 2.3.1 TTL与非门典型电路及其工作原理 2.3.2 TTL与非门的电压传输特性 2.3.5 改进型TTL门电路 2.3.6 其它类型的TTL门电路 2.3.3 TTL与非门的静态输入与输出特性 2.3.4 TTL与非门的动态特性 2.4 ECL门电路 (Emitter Coupled Logic) 2.4.1 ECL门电路的工作原理 下一页 2.5 MOS门电路 2.5.1 NMOS门电路 2.5.2 CMOS门电路(Complementary Symmetry MOS) 2.6 TTL与CMOS电路的接口 2.4.2 ECL门电路的主要特点
文件格式: PPT大小: 881KB页数: 76
第一章数字逻辑基础 第二章逻辑门电路 第三章组合逻辑电路 第四章时序逻辑电路引论 第五章时序逻辑电路的分析与设计 第六章存储器和可编程逻辑器件 第七章脉冲信号的产生与整形
文件格式: PPT大小: 380.5KB页数: 18
在数字电路中,我们要研究的是电路的输 入输出之间的逻辑关系,所以数字电路又称逻 辑电路,相应的研究工具是逻辑代数(布尔代 数)。 在逻辑代数中,逻辑函数的变量只能取两 个值(二值变量),即0和1,中间值没有意义, 这里的0和1只表示两个对立的逻辑状态,如电 位的低高(0表示低电位,1表示高电位)、开 关的开合等
文件格式: PPT大小: 837.5KB页数: 40
所谓编码就是赋予选定的一系列二进制代码以 固定的含义。(从码的角度看) 给输入信号一个特定代码。(从信号角度看) n个二进制代码(n位二进制数)有2n种不 同的组合,可以表示2n个信号
文件格式: PPT大小: 1.68MB页数: 98
10.1 数/模转换器(DAC) 10.2 模/数转换器(ADC)
文件格式: PPT大小: 427KB页数: 36
6.1 时序逻辑电路的基本概念 6.2 时序逻辑电路的分析方法 6.3 同步时序逻辑电路的设计方法
文件格式: PPT大小: 1.03MB页数: 40
©2025 mall.hezhiquan.com 和泉文库
帮助反馈侵权