第五章触发器( Flip flop) 第一节概述 、触发器概念 有一个或多个输入,两个互反的输出(Q和Q) ,具有两个稳态,能存储一个0或1的基本单元 电路。通常用Q端的状态代表触发器的状态
1 第五章 触发器(Flip Flop) 第一节 概述 一、触发器概念 有一个或多个输入,两个互反的输出(Q和Q) ,具有两个稳态,能存储一个0或1的基本单元 电路。通常用Q端的状态代表触发器的状态
个或 多个输F Q 入 图51.1触发器的框图
2 图 5.1.1触发器的框图 F 一个或 多个输 入 Q Q
二、触发器的分类 1.按是否受控于时钟脉冲( CP Clock pulse (1)异步(基本)触发器(不用CP,异步工作) (2)同步(时钟)触发器(用CP,同步工作) ①钟控电位触发器(电位触发) ②主从触发器(主从触发或脉冲触发) ③边沿触发器(边沿触发)
3 二、触发器的分类 1.按是否受控于时钟脉冲(CP Clock Pulse ) (1) 异步(基本)触发器 (2) 同步(时钟)触发器 (不用CP,异步工作) (用CP,同步工作) ①钟控电位触发器 (电位触发) ②主从触发器(主从触发或脉冲触发) ③边沿触发器(边沿触发)
2.按实现的逻辑功能 ()SRFF (2) DFF (3)JKFF (4)TFF (5)TFF
4 2. 按实现的逻辑功能 (3) JKFF (1) SRFF (2) DFF (4) TFF (5) T′FF
第二节基本SRFF(SDR。FF) 、与非门构成的基本SRFF 1.电路构成 5、R:输入端 直接置1(或0)端; 直接置位(或复位)端 G1|& 数据输入端; 激励输入端; 触发输入端; (a)逻辑电路 控制输入端
5 1.电路构成 一、与非门构成的基本SRFF 第二节 基本SRFF(SDRDFF) (a) 逻辑电路 Q SD G1 & & G2 Q RD SD、RD :输入端。 直接置1(或0)端; 直接置位(或复位)端; 数据输入端; 激励输入端; 触发输入端; 控制输入端