63复杂时序电路的设计 时序电路的设计是根据实际提出的逻辑要 求,设计出符合逻辑要求的逻辑电路。它是时 序电路分析的逆过程。 、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确
6.3 复杂时序电路的设计 一、同步时序电路的设计 1.设计步骤 (1)建立原始状态表和状态图 原始的含义:是指没有经过简化而获得的状态 转移表和状态转移图。 对于原始状态表和状态图的要求是: 保证其绝对的正确性,确保状态无遗漏, 状态转移关系的正确。 时序电路的设计是根据实际提出的逻辑要 求,设计出符合逻辑要求的逻辑电路。它是时 序电路分析的逆过程
问题的提出物象 原始状态图 化简最简的状 态转移图 状态分配 电路設:∫①选择FF ②获得电路方程1 强调:这一步最重要,并且比较难
问题的提出 抽象 原始状态图 化简 最简的状 态转移图 状态分配 电路设计: ① 选择FF ② 获得电路方程 强调:这一步最重要,并且比较难
(2)状态化简 (3)状态分配 (4)电路设计 (5)自启动性检查 (6)作逻辑电路图。 2设计举例 (1)建立原始状态表和状态图 例6.3.11001序列检测器的功能是每当检测到 有序列码1001输入时,输出为“1”,其余情况 下输出均为“0。试建立该检测器的原始状态 转移图和原始状态转移表
(2)状态化简 (3)状态分配 (4)电路设计 (5)自启动性检查 (6)作逻辑电路图。 2.设计举例 (1)建立原始状态表和状态图 例6.3.1 1001序列检测器的功能是每当检测到 有序列码1001输入时,输出为“1”,其余情况 下输出均为“0”。试建立该检测器的原始状态 转移图和原始状态转移表
解:①输入变量为X、输出变量为Z; 检测器 CP 图6.3.1例6.3.1的示意图 ②状态个数的确定; 初态(没有序列信号输入时电路的状态) 为S0,设X恰为1001
解:① 输入变量为X、输出变量为Z; ②状态个数的确定; 初态(没有序列信号输入时电路的状态) 为S0 ,设X恰为1001
/0 0/0 1001001. 0/0 图6.3.2例6.3.1的状态转移图 ③状态间的转换关系
S2 S3 S0 S1 1/0 1/1 0/0 图 6.3.2 例6.3.1的状态转移图 0/0 1001001… ③ 状态间的转换关系