北大学 (6)写入下载数据( download) >在写入下载数据阶段,所设计的电路或系统即将完 01010100 成。所选用的器件若是CPLD和SPLD,一般选用在 1001010 00.统编程或使用合适的编程器将相应的JED下载数 010据写入到芯片中。所选用的器件若是FPGA,则需要 m)专门的 EPROM编程器对与FPGA相配置的 1001010 0 EPROM芯片进行编程,将FPGA的配置数据先写入 EPROM中 2021/2/24 东北大学信息学院
2021/2/24 东北大学信息学院 21 (6)写入下载数据(download) ➢ 在写入下载数据阶段,所设计的电路或系统即将完 成。所选用的器件若是CPLD和SPLD,一般选用在 系统编程或使用合适的编程器将相应的JED下载数 据写入到芯片中。所选用的器件若是FPGA,则需要 用专门的 EPROM 编 程 器 对 与 FPGA 相 配 置 的 EPROM芯片进行编程,将FPGA的配置数据先写入 EPROM中
东北大学 4. TOP-DOWN和 BOTTOM-UP设计思想 自顶向下( TOP-DOWN)设计首先是从系统级 010 开始入手。把系统分成若干基本单元模块,然后再 1001010 0把作为基本单元的这些模块分成下一层的子模块。 01 TOP--DOWNI的设计过程可理解为从硬件的高层 10 次抽象描述向最低层结构描述的一系列转换过程 1001010 0直到最后得到可实现的硬件单元描述为止。 101001 2021/2/24 东北大学信息学段
2021/2/24 东北大学信息学院 22 4. TOP—DOWN和BOTTOM—UP设计思想 自顶向下(TOP——DOWN)设计首先是从系统级 开始入手。把系统分成若干基本单元模块,然后再 把作为基本单元的这些模块分成下一层的子模块。 TOP——DOWN的设计过程可理解为从硬件的高层 次抽象描述向最低层结构描述的一系列转换过程, 直到最后得到可实现的硬件单元描述为止
北大学 采用TOP_DOWN层次结构化设计方法,设计者可在 一个硬件系统的不同层次的模块下进行设计。总体设 010、 计师可以在上层模块级别上对其下层模块设计者所做 10010101 00的设计进行行为级摸拟验证。在 TOP-DOWN的设计 01过程中,划分每一个层次摸块时要对目标摸块做优化, 在实现摸块时要进行摸拟仿真。虽然 TOP__Dow的 设计过程是理想的,但它的缺点是得到的最小可实现 的物理单元不标准,成本可能较高。 2021/2/24 东北大学信息学
2021/2/24 东北大学信息学院 23 采用TOP—DOWN层次结构化设计方法,设计者可在 一个硬件系统的不同层次的模块下进行设计。总体设 计师可以在上层模块级别上对其下层模块设计者所做 的设计进行行为级摸拟验证。在TOP—DOWN的设计 过程中,划分每一个层次摸块时要对目标摸块做优化, 在实现摸块时要进行摸拟仿真。虽然TOP—DOWN的 设计过程是理想的,但它的缺点是得到的最小可实现 的物理单元不标准,成本可能较高
BOTTOM-UP层次结构化设计是 TOP-DOWN设 计的逆过程。它虽然也是从系统级开始的,即从图7 2中设计树的树根开始,但在层次摸块划分时,首先 考虑的是实现摸块的基本物理单元是否存在,划分 01过程必须是从存在的基本单元出发 10010101 00101010 顶层模块 01010010 1001001模块A 模块B 模块C 100101 00模块A1模块A2 模块B1 模块B2 模块C1 模块C 模块C3 101001 2021/2/24 图7-210单dw设计树
2021/2/24 东北大学信息学院 24 顶层模块 模块A 模块B 模块C 模块A1 模块A2 模块B1 模块B2 模块C1 模块C2 模块C3 图7-2 top-down设计树 BOTTOM—UP层次结构化设计是TOP—DOWN设 计的逆过程。它虽然也是从系统级开始的,即从图7- 2中设计树的树根开始,但在层次摸块划分时,首先 考虑的是实现摸块的基本物理单元是否存在,划分 过程必须是从存在的基本单元出发
设计树最末枝上的单元要么是已经制造出的单元, 要么是已经开发成功的单元,或者是可以买得到的 单元。自底向上( BOTTOM-UP)的设计过程采用 的全是标准单元,通常比较经济。但完全采用自底 向上的设计有时不能完全达到指定的设计目标要求 用可编程ASIC实现一个好的电子系统设计通常采用 0 TOP-DOWN和 BOTTOM-UP两种方法的结合 充分考虑设计过程中多个指标的平衡 2021/2/24 东北大学信息学
2021/2/24 东北大学信息学院 25 ➢ 设计树最末枝上的单元要么是已经制造出的单元, 要么是已经开发成功的单元,或者是可以买得到的 单元。自底向上(BOTTOM—UP)的设计过程采用 的全是标准单元,通常比较经济。但完全采用自底 向上的设计有时不能完全达到指定的设计目标要求。 用可编程ASIC实现一个好的电子系统设计通常采用 TOP—DOWN和BOTTOM—UP两种方法的结合, 充分考虑设计过程中多个指标的平衡