39用中规模集成电路构成的组 合逻辑电路的分析与设计 用中规模集成电路构成的组合逻辑电路 的分析 0>用中规模集成电路构成的组合逻辑电路 1000设计 00101010 01010010 10010010 10010101 00101001 0101000
3.9用中规模集成电路构成的组 合逻辑电路的分析与设计 ➢用中规模集成电路构成的组合逻辑电路 的分析 ➢用中规模集成电路构成的组合逻辑电路 的设计
例1试分析图示逻辑图的功能。 F 01010100 四选一MUXE 10010101 A 00101010 Do D1 D2 D3 01010010 10010010 解:如图是四选一数据选择器 由于A1=0,所以A40只有0080两种取值。 014=0,F=Da=1;4141=0时,F≌D=0 可见F=A=。实现了的功能F=A
例1 试分析图示逻辑图的功能。 D0 D1 D2 A0 A1 D3 F E 1 A 0 四选一MUX 解:如图是四选一数据选择器。 由于A1 =0,所以A1A0只有00和01两种取值。 A1A0 =00时,F=D0 =1;A1A0 =01时,F=D1 =0。 可见 F = A0 = A。实现了的功能F = A
例2试分析图示逻辑图的功能。 01010010 AA F 01010100B 四选一MUX 10010101 Do D D2 D3 00101010 01010010 00 0 解:四选一数据选择器的逻辑函数表达式为 10010010 000A1A0Db+A140D1+A140D2+AA6D 0010100 F=A146·0+%44·0+A4·0+A1A 0101000 AA=AB实现子与逻辑功能
例2 试分析图示逻辑图的功能。 D0 D1 D2 A0 A1 D3 F E 0 B 0 四选一MUX A 0 1 解:四选一数据选择器的逻辑函数表达式为 F = A1 A0 D0 + A1 A0 D1 + A1 A0 D2 + A1 A0 D3 A A AB F A A A A A A A A = = = + + + 1 0 1 0 1 0 1 0 1 0 0 0 0 1 实现了与逻辑功能
例3试分析图示逻辑图的功能。 F B 01010100 四选一MUXE 10010DD1D2D3 当E=1时,F=0;当E0时, 00101010 四选一MUX具有“选择功 01010010 1000能”。A B=4 10010010 代入上式,得: 06(4D0+A4D1+A4D2+A4D.)万 00F=(BC1+BC.0+BC.0+BC.0)A 010100 ABC=AtB+E 2实现了或非功能
例3 试分析图示逻辑图的功能。 D0 D1 D2 A0 A1 D3 F E 1 B 0 四选一MUX A 0 0 C F = (A1 A0 D0 + A1 A0 D1 + A1 A0 D2 + A1 A0 D3 )E 当 =1时,F=0;当 =0时, 四选一 MUX 具 有 “ 选择功 能” 。将A= ,B=A1,C=A0 代入上式,得: E E E ABC A B C F BC BC BC BC A = = + + = ( 1+ 0 + 0 + 0) 实现了或非功能
例4试分析图示逻辑图的功能。 E 0 E S 0 01010100D1 10010101 D MUX DEMUX F2 00101010 3 G 01010010 10010010 DDD 5 74LS151 74Ls138 10004241 数据分配 24140 00104001
例4 试分析图示逻辑图的功能。 A0 F0 “1” A2 A1 A0 A2 A1 A2 A1 A0 S3 S2 D0 S1 D1 D2 D3 D4 D5 D6 D7 F1 F2 F3 F4 F5 F6 F7 F G E 74LS151 MUX DEMUX 74LS138 E 数据分配 器