10 kQ A A B A B B F=AB F=AB F=A+B 图3.2.7TIL门电路多余端处理
6
(4)输出特性 G G2 oH ①拉电流负载 & 驱动门负载门 OL ②灌电流负载 驱动门负载门
7 (4)输出特性 ①拉电流负载 ②灌电流负载 驱动门 负载门 & UOH iL & G1 G2 & UOL & IG 驱动门 负载门
从输出特性曲线能看出允许的最大拉电流和灌 电流。 (如高电平≥24V;低电平<0.4V) ③扇入系数:N1 ④扇出系数:No Smy和,m中较小的一个。 IS 通常No≥8
8 ③扇入系数:NI ④扇出系数:NO 从输出特性曲线能看出允许的最大拉电流和灌 电流。 (如高电平≥2.4V ; 低电平≤0.4 V ) 通常NO≥8。 IS G(max) I I IH L(max) I I 和, 中较小的一个
UoH /V R 3.0 6 kQ 4130n T 2.0 D2 1.0 R 15-10-50i/mA (a)uo=Uo时输出特性(b)拉电流负载示意 图3.2.8u0=Uo时TL与非门输出特性
9 图3.2.8 uO=UOH时TTL与非门输出特性 (a) uO=UOH时输出特性 (b)拉电流负载示意
L R L 2.0 T 1.0 R3 5 10 15 i,/mA (a)uo=Uu时输出特性(b)灌电流负载示意 图3.2.9u=Uo时TTL与非门输出特性
10 图3.2.9 uO=UOL时TTL与非门输出特性 (a) uO=UOL时输出特性 (b)灌电流负载示意