第十一章VHDL
1 第十一章 VHDL
111概述 一、硬件描述语言(HDL) 可以描述硬件电路的功能、信号连接关 系及定时关系的语言。它可以比电原理图更 有效地表示硬件电路的特性。 TEeE(nstitute of Electrical and Electronics Engineers)的工业标准硬件描述语言: 1. VHDL: VHSIC Hardware Description Language VHSIC Very High Speed Integrated Circuit; 2. Verilog-HDL
2 一、硬件描述语言(HDL) 1.VHDL:VHSIC Hardware Description Language; VHSIC : Very High Speed Integrated Circuit; 2.Verilog-HDL 可以描述硬件电路的功能、信号连接关 系及定时关系的语言。它可以比电原理图更 有效地表示硬件电路的特性。 IEEE(Institute of Electrical and Electronics Engineers)的工业标准硬件描述语言: 11.1 概述
二、VHDL的发展概况 1.IEEE1076-1987(VHDL87) 2IEEE1164-1993(VHDL-93) ⅤHDL-93相对于ⅤHDL87没有什么大变化,主 要是增加了针对ⅤHDL模型的新的ⅤHDL命令 和属性
3 1.IEEE1076-1987(VHDL-87) VHDL-93相对于VHDL-87没有什么大变化,主 要是增加了针对VHDL模型的新的VHDL命令 和属性。 二、VHDL的发展概况 2.IEEE1164-1993(VHDL-93)
用VHDL设计硬件电路的过程 1行为描述:对整个系统的数学模型进行描述 在行为描述阶段并不真正考虑实际的操作、算V 法、用什么逻辑电路来实现,其目的是通过囧 对系统行为描述的仿真来发现设计中存在的 问题,检查该数学模型能否达到系统设计规 格书的要求
4 在行为描述阶段并不真正考虑实际的操作、算 法、用什么逻辑电路来实现,其目的是通过 对系统行为描述的仿真来发现设计中存在的 问题,检查该数学模型能否达到系统设计规 格书的要求。 1.行为描述 :对整个系统的 数学模型进行描述。 三、用VHDL设计硬件电路的过程
2.RTL描述(寄存器传输描述或数据流描述) 系统只有采用RTL方式进行描述,才能导出系 统的逻辑表达式,才能进行逻辑综合,从 而得到具体的逻辑器件。 3逻辑综合 利用逻辑综合工具,将RTL描述的程序转换成 用基本逻辑元件(宏单元)表示的文件(门 级网表、原理图)。即把布尔函数转换为门 并实现最小化
5 3.逻辑综合 利用逻辑综合工具,将RTL描述的程序转换成 用基本逻辑元件(宏单元)表示的文件(门 级网表、原理图)。即把布尔函数转换为门 并实现最小化。 2.RTL描述(寄存器传输描述或数据流描述) 系统只有采用RTL方式进行描述,才能导出系 统的逻辑表达式,才能进行逻辑综合,从 而得到具体的逻辑器件