3、延迟时间: 根据延迟时间的定义:td为输入信号变化到 50%Vd时刻的时刻到输出电压变化到 50%Vdd时刻之间的时间差。但这样的延迟 比较难以计算 50%Vdd Vi Vo tdf 2021/2/21
2021/2/21 11 3、延迟时间: 根据延迟时间的定义:td为输入信号变化到 5 0 % Vdd时刻的时刻到输出电压变化到 50%Vdd时刻之间的时间差。但这样的延迟 比较难以计算。 Vi Vo tdf tdr 50%Vdd
通常假设输入信号为理想的阶跃信号的情况 下,计算门的平均延迟时间: t, t a av 2 Vi 50% tf/2 tr/2 2021/2/21 12
2021/2/21 12 通常假设输入信号为理想的阶跃信号的情况 下,计算门的平均延迟时间: 2 2 4 2 2 r f t t d r d f a v t t t t t r f + = + + = tf/2 tr/2 Vi Vo 50%
二、连线延迟 R li Vi-1 →Vi Vi+1 C 在计算连线延迟时,我们用最简单的RC网络 模型。考察节点ⅵi的时间响应: 11-1-1 i+1 dt R R 2021/2/21 13
2021/2/21 13 二、连线延迟 在计算连线延迟时,我们用最简单的RC网络 模型。考察节点Vi的时间响应: R V V R V V I I dt dV C i i i i i i i 1 1 1 − + − − − − = − = C R Vi-1 Ii-1 Vi Vi+1 Ii
当网络节点分得很密时,上式可写成微分形 式 c 式中:为单位长度电阻,c为单位长度电容。 通常信号在连线上的传播延迟时间可以用下 式估算: c 其中:1为连线长度,由于t∝P,1在连线延迟 中起主要作用。为了减小延迟时间,可行的 策略是在连线中加若干个 Buffer 2021/2/21
2021/2/21 14 当网络节点分得很密时,上式可写成微分形 式: 式中:r为单位长度电阻,c为单位长度电容。 通常信号在连线上的传播延迟时间可以用下 式估算: 其中:l为连线长度,由于 ,l在连线延迟 中起主要作用。为了减小延迟时间,可行的 策略是在连线中加若干个Buffer。 2 2 rcl t l = 2 t l l 2 2 dx d V dt dV rc =
、电路扇出延迟 逻辑门的输出端所接的输入门的个数称为电 路的扇出:Fout 对于电路扇出参数的主要限制是: on≥∑lmn Vo Iin In Vi out 2021/2/21 15
2021/2/21 15 三、电路扇出延迟 逻辑门的输出端所接的输入门的个数称为电 路的扇出:Fout 对于电路扇出参数的主要限制是: out in I I Vi Iout Vo Iin Iin Iin