⊙海南大学 6.3时序逻辑电路的设计 HAINAN UNIVERSITY 例:设计一个同步5进制加法计数器 (1)根据设计要求,设定状态,画 出状态转换图。该状态图不须化简。 (2)状态分配,列状态转换编码表。 状态转换编码表 状态转换顺序 现态 次态 输出 Qsn Qin Qo Q,n+i Q1+t Qo n+1 0 sssss 0 0 00110 01010 000 100 yooo01 1 000 信息科学技术学院 Digital Electronics Technology 2021/2/6
Digital Electronics Technology 2021/2/6 6.3 时序逻辑电路的设计 (2)状态分配,列状态转换编码表。 (1)根据设计要求,设定状态,画 出状态转换图。该状态图不须化简。 S 0 S 1 S 2 S 3 S 4 状态转换编码表 例:设计一个同步5进制加法计数器。 状态转换顺序 现 态 次 态 输 出 Q2 n Q1 n Q0 n Q1 n+1 Q1 n+1 Q0 n+1 Y S0 S1 S2 S3 S4 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 0 0 1 0 1 0 0 1 1 1 0 0 0 0 0 0 0 0 0 1
63时序逻辑电路的设计 ⊙海南大学 HAINAN UNIVERSITY (3)选择触发器。选用JK触发器。 (4)求各触发器的驱动方程和进位输出方程。 列出JK触发器的驱动表,画出电路的次态卡诺图。 JK触发器的驱动表 g 0n→On+1 J K 0001 110 001010100011 0011 01xx x10 1000×× 信息科学技术学院 Digital Electronics Technology 2021/2/6
Digital Electronics Technology 2021/2/6 6.3 时序逻辑电路的设计 (3)选择触发器。选用JK触发器。 (4)求各触发器的驱动方程和进位输出方程。 列出JK触发器的驱动表,画出电路的次态卡诺图。 0 0 0 1 1 0 1 1 Qn→ Qn+1 0 × 1 × × 1 × 0 J K JK触发器的驱动表 Q Q 1 0 n n 2 Q n 1 0 00 01 11 10 001 010 100 011 000 × × ×