功能表 R on+ 功能 O 保持 ×00 保持 0 置0 不定不允许 在数字电路中,凡根据输入信号R、S情况的 不同,具有置0、置1和保持功能的电路,都 称为RS触发器
功能表 C R S Q n +1 功能 0 × × Q n 保持 1 1 1 1 0 0 0 1 1 0 1 1 Q n 1 0 不定 保持 置 1 置 0 不允许 在数字电路中,凡根据输入信号R、S情况的 不同,具有置0、置1和保持功能的电路,都 称为RS触发器
全(1)时钟电平控制。在CP=1期间接收输入信号, CP=0时状态保持不变,与基本RS触发器相比,对触 要发器状态的转变增加了时间控制 特(2)R、S之间有约束。不能允许出现R和S同时为1 点的情况,否则会使触发器处于不确定的状态 2 3 4 波形 R 不!置!不!置!不!置1不 变!11变10变111定1
C R S Q 1 2 3 4 主 要 特 点 波 形 图 (1)时钟电平控制。在CP=1期间接收输入信号, CP=0时状态保持不变,与基本RS触发器相比,对触 发器状态的转变增加了时间控制。 (2)R、S之间有约束。不能允许出现R和S同时为1 的情况,否则会使触发器处于不确定的状态。 不 变 不 变 不 变 不 定 置 1 置 0 置 1
3、计数式Rs触发器 R 设触发器的初始状态为0。根据同步RS触发器的逻辑功能可 知,第1个时钟脉冲C到来时,因R=Q=0、Sc1,所以触发 器状态翻转为1,即R=Q=1、S=Q0;第2个时钟脉冲C到来 时,触发器状态翻转为0,即R=Q=0、S=Q=1。由此可见, 每输入一个时钟脉冲C,触发器状态翻转一次,故称为计数 式RS触发器,计数式触发器常用来累计时钟脉冲C的个数
3、计数式RS触发器 Q Q S C R 设触发器的初始状态为0。根据同步RS触发器的逻辑功能可 知,第1个时钟脉冲C到来时,因R=Q=0、S=Q=1,所以触发 器状态翻转为1,即R=Q=1、S=Q=0;第2个时钟脉冲C到来 时,触发器状态翻转为0,即R=Q=0、S=Q=1。由此可见, 每输入一个时钟脉冲C,触发器状态翻转一次,故称为计数 式RS触发器,计数式触发器常用来累计时钟脉冲C的个数
812D触发器 1、同步D触发 G1& G g2 3 &|(4 3& 4 R R D D (a)D触发器的构成(b)D触发器的简化电路(c)逻辑符号 C=0时触发器状态保持不变。C=1时,根据同步RS触发器的 逻辑功能可知,如果D=0,则R=1,S=0,触发器置0;如果 D=1,则R=0,S=1,触发器置1
G3 G4 G1 G2 S R D G1 G2 C Q Q (a) D 触发器的构成 1 D D C Q Q (c) 逻辑符号 C G3 G4 & & Q Q (b) D 触发器的简化电路 S R & & & & & & 8.1.2 D触发器 1、同步D触发器 C=0时触发器状态保持不变。C=1时,根据同步RS触发器的 逻辑功能可知,如果D=0,则R=1,S=0,触发器置0;如果 D=1,则R=0,S=1,触发器置1
Q=DcP=1期间有效 波 D 形 图 在数字电路中,凡在CP时钟脉冲控制下,根据输 入信号D情况的不同,具有置0、置1功能的电路, 都称为D触发器
波 形 图 在数字电路中,凡在CP时钟脉冲控制下,根据输 入信号D情况的不同,具有置0、置1功能的电路, 都称为D触发器。 CP D Q Q Q D n = +1 CP=1期间有效