R D D 0 0 & 0 (2)RD=1、Sp=0。由于Sp=0,不论Q为0还是 1,都有Q=1:再由Rp=1、Q=1可得Q=0。即不论触 发器原来处于什么状态都将变成1状态,这种情况称将触 发器置1或置位。由于是在S端加输入信号(负脉冲)将 触发器置1,所以把S端称为触发器的置1端或置位端
& & Q Q S D 0 RD 1 1 0 R D S D Q 0 1 0 1 0 1 (2) RD =1 、 SD = 0 。由于 SD = 0 ,不论 Q 为 0 还 是 1,都有Q = 1;再由 RD =1 、Q = 1可得Q = 0 。即不论触 发器原来处于什么状态都将变成 1 状态,这种情况称将触 发器置 1 或置位。由于是在 S D 端加输入信号(负脉冲)将 触发器置 1,所以把 S D 端称为触发器的置 1 端或置位端
0 0 0 0 不变 (3)RD=1、SD=1。根据与非门的逻辑功能不难推 知,当R=1、SD=1时,触发器保持原有状态不变, 即原来的状态被触发器存储起来,这体现了触发器具有 记忆能力
R D S D Q 0 1 0 & & 1 0 1 Q Q S D 1 1 RD 1 0 1 1 不变 0 1 (3) RD =1 、 SD =1 。根据与非门的逻辑功能不难推 知,当 R D =1、 S D =1时,触发器保持原有状态不变, 即原来的状态被触发器存储起来,这体现了触发器具有 记忆能力
Q R 0 0 0 不变 0 0第[00不定 (4)Rb=0、SD=0。这种情况下两个与非门的输出端Q 和Q全为1,不符合触发器的逻辑关系。并且由于与非门延 迟时间不可能完全相等,在两输入端的0信号同时撤除后, 将不能确定触发器是处于1状态还是0状态。所以触发器不 允许出现这种情况,这就是基本RS触发器的约束条件
& & Q Q S D 0 RD 0 1 1 0 0 不定 ? R D S D Q 0 1 0 1 0 1 1 1 不变 (4) RD = 0 、 SD = 0 。这种情况下两个与非门的输出端 Q 和Q 全为 1,不符合触发器的逻辑关系。并且由于与非门延 迟时间不可能完全相等,在两输入端的 0 信号同时撤除后, 将不能确定触发器是处于 1 状态还是 0 状态。所以触发器不 允许出现这种情况,这就是基本 R S 触发器的约束条件
R D D O 功能 功能 不定不允许 置O 置1 不变 保持 基本RS触发器的特点 (1)触发器的次态不仅与输入信号状态有关,而且与触 发器原来的状态有关。 (2)电路具有两个稳定状态,在无外来触发信号作用时, 电路将保持原状态不变。 (3)在外加触发信号有效时,电路可以触发翻转,实现 置0或置1。 (4)在稳定状态下两个输出端的状态和必须是互补关系, 即有约束条件
功 能 表 RD S D Q 功能 0 0 0 1 1 0 1 1 不定 0 1 不变 不允许 置 0 置 1 保持 基本RS触发器的特点 (1)触发器的次态不仅与输入信号状态有关,而且与触 发器原来的状态有关。 (2)电路具有两个稳定状态,在无外来触发信号作用时, 电路将保持原状态不变。 (3)在外加触发信号有效时,电路可以触发翻转,实现 置0或置1。 (4)在稳定状态下两个输出端的状态和必须是互补关系, 即有约束条件
2、同步Rs触发器 G1& RD 3& &|(4 PDSC RRD R (a)电路构成 (b)逻辑符号 C=0时,触发器保持原来状态不变 C=1时,工作情况与基本RS触发器相同
Q Q S D RD G1 G2 G3 G & 4 S C R (a) 电路构成 Q Q (b) 逻辑符号 & & & S D S C R RD C=0时,触发器保持原来状态不变。 C=1时,工作情况与基本RS触发器相同。 2、同步RS触发器