2、雏持阻骞D触发翳 &G (1)D=0。当C=0时,G3、G4和G6的输出均为1,G输出为0 触发器的状态不变。当C从0上跳为1,即C=1时,G3、G3和G6 的输出不变,G4输出由1变为0,使触发器置0 (2)D=1。当C=0时,G3和G的输出为1,G6的输出为0,G5 的输出为1,触发器的状态不变。当C=1时,G3的输出由1变为 0,使触发器置1
2、维持阻塞D触发器 S D D C & & & & & & RD Q Q G1 G2 G3 G6 G4 G5 (1)D=0。当C=0时,G3、G4和G6的输出均为1,G5输出为0, 触发器的状态不变。当C从0上跳为1,即C=1时,G3、G5和G6 的输出不变,G4输出由1变为0,使触发器置0。 (2) D=1。当C=0时,G3和G4的输出为1,G6的输出为0,G5 的输出为1,触发器的状态不变。当C=1时,G3的输出由1变为 0,使触发器置1
维持阻塞D触发器具有在时钟脉冲上升沿触发的持点, 其逻辑功能为:输出端O的状态随着输入端D的状态而变 化,但总比输入端状态的变化晚一步,即某个时钟脉冲 来到之后Q的状态和该脉冲来到之前D的状态一样。即有: Q*=DC上升沿时刻有效 辑符号 波形图 o。oo C D
维持阻塞D触发器具有在时钟脉冲上升沿触发的持点, 其逻辑功能为:输出端Q的状态随着输入端D的状态而变 化,但总比输入端状态的变化晚一步,即某个时钟脉冲 来到之后Q的状态和该脉冲来到之前D的状态一样。即有: Q Q S D D C RD C D Q 1 2 3 4 逻辑符号 波形图 Qn+1=D C上升沿时刻有效
813主从JK触发器 主 从 触 触 发 发 K 圆R1器)M入器 SDJC KRDI (a)电路 (b)逻辑符号 工(1)接收输入信号的过程 作C1时,主触发器被打开,可以接收输入信号、K,基 原器被封锁,无论主触发器的输出状态如何变化,对从触 理发器均无影响,即触发器的输出状态保持不变
& & (a) 电路 Q Q (b) 逻辑符号 S D J C K RD S2 Q2 C2 R2 Q2 从 触 发 器 S1 Q1 C1 R1 Q1 主 触 发 器 1 J C K SD RD Q Q 8.1.3 主从JK触发器 工 作 原 理 0 1 (1)接收输入信号的过程。 C=1时,主触发器被打开,可以接收输入信号J、K,其 输出状态由输入信号的状态决定。但由于C=0,从触发 器被封锁,无论主触发器的输出状态如何变化,对从触 发器均无影响,即触发器的输出状态保持不变
s1主Q|Ss2从a2 0 C1发 K 图R器 触发器 D (2)输出信号过程 C下降沿到来时,即C由1变为0时,主触发器被封锁,无论 输入信号如何变化,对主触发器均无影响,即在C=1期间接 收的内容被存储起来。同时,由于C由0变为1,从触发器被 打开,可以接收由主触发器送来的信号,其输出状态由主触 发器的输出状态决定。在C=0期间,由于主触发器保持状态 不变,因此受其控制的从触发器的状态也即Q、Q的值当然 不可能改变
& & S2 Q2 C2 R2 Q2 从 触 发 器 S1 Q1 C1 R1 Q1 主 触 发 器 1 J C K SD RD Q Q 0 1 (2)输出信号过程 当C下降沿到来时,即C由1变为0时,主触发器被封锁,无论 输入信号如何变化,对主触发器均无影响,即在C=1期间接 收的内容被存储起来。同时,由于C由0变为1,从触发器被 打开,可以接收由主触发器送来的信号,其输出状态由主触 发器的输出状态决定。在C=0期间,由于主触发器保持状态 不变,因此受其控制的从触发器的状态也即Q、Q的值当然 不可能改变
K 主触发器 Q1 从触发器 逻辑 (1)J=0、K=0。设触发器的初始状态为0,此时主触 功发器的R1=0、S=0,在C=时主触发器保持0状态不变 当C从1变0时,由于从触发器的R2=1、S2=0,也保持为 能0状态不变。如果触发器的初始状态为1,当C从1变0 分时,触发器则保持1状态不变。可见不论触发器原来的 析状态如何,当/=K=0时,触发器的状态均保持不变
& & S2 Q2 C2 R2 Q2 从 触 发 器 S1 Q1 C1 R1 Q1 主 触 发 器 1 J C K SD RD Q Q 逻 辑 功 能 分 析 (1)J=0、K=0。设触发器的初始状态为0,此时主触 发器的R1 =0、S1 =0 ,在C=1时主触发器保持0状态不变; 当C从1变0时,由于从触发器的R2 =1、S2 =0,也保持为 0状态不变。如果触发器的初始状态为1,当C从1变0 时,触发器则保持1状态不变。可见不论触发器原来的 状态如何,当J=K=0时,触发器的状态均保持不变