522总线时钟发生器 8284A就是供nte系列CPU使用的时钟发生器,它由时 钟电路、复位电路、准备就绪电路3部分组成,8284的引 脚图及框图如图54所示 、时钟发生电路 时钟发生电路由晶体振荡器和分频器组成。其相应的 引脚是: X1,Ⅹ2:晶振输入 EFl:外部振荡脉冲输入。当F/C端输入高电平时, 分频器的脉冲EF输入,输入的脉冲应是方波,频率为系 统时钟CLK的3倍。 现能款 退出
5.2.2 总线时钟发生器 8284A就是供Intel系列CPU使用的时钟发生器,它由时 钟电路、复位电路、准备就绪电路3部分组成,8284的引 脚图及框图如图5.4所示。 一、时钟发生电路 时钟发生电路由晶体振荡器和分频器组成。其相应的 引脚是: X1,X2:晶振输入。 EFI:外部振荡脉冲输入。当F/C端输入高电平时, 分频器的脉冲EFI输入,输入的脉冲应是方波,频率为系 统时钟CLK的3倍。 退 出
F/C:脉冲源选择,输入。若F/C接地电平, 则系统时钟CK电量体振荡器分频产生:若FC接 CSYNC:同步信号,输入、高电平有效 是用来使多个8284同步,以提供同步的CLK OSC:晶振输出。其频率为晶振频率 CLK:系统时钟,输出。提供给8088及系统 的时钟信号 PCLK:外围电路时钟信号,输出。提供给 8088系统外围电路的时钟信号。 退出 5.2.2
5.2.2 F/C:脉冲源选择,输入。若F/C接地电平, 则系统时钟CLK由晶体振荡器分频产生;若F/C接 高电平,则CLK由EFI输入的脉冲分频产生。 CSYNC:同步信号,输入、高电平有效。它 是用来使多个8284同步,以提供同步的CLK。 OSC:晶振输出。其频率为晶振频率。 CLK:系统时钟,输出。提供给8088及系统 的时钟信号。 PCLK:外围电路时钟信号,输出。提供给 8088系统外围电路的时钟信号。 退 出