上拉电阻R的计算方法 。 将n个OD门接成“线与”结构,并考虑存在负载电流l 的情况下,电路如图所示: VDD Uo-YoH G Uo-VoL (a)当Vo=VoH (b)当'o=Vor A
上拉电阻RP的计算方法 • 将n个OD门接成“线与”结构,并考虑存在负载电流IL 的情况下,电路如图所示:
VDD 为保证输出电压高于Vo,R,不能太大, Vo-YoH Vop-(nloH+LLDR,≥'oH G OH ↓ .G2 Rp s(VDD-VOH)/(nloH +mI)=RP(Cmax) Gn 为保证流入OD门的电流不超过允许的低 (a)当Vo=VoH 电平输出电流最大值IOL(max') R,不能太小 VDD I1+(VDD -VOL)/RP S IOL(A) U Vo-VoL Gu Rp z(VDD-VoL)/(IOL(max)-m2 In)=Rgomin) f. -G2 m1、m2的取值要根据负载门的情况来确定 但对于OD门:m1=m2都为负载门输入端数。 Gn (b)当o=oL Rp的取值范围为:Rp(min)≤Rp≤Rp(max
P DD OH OH 1 P(max) DD OH L P OH OH P ( ) ( ) ( ) R V V nI m I R V nI I R V V R IH 为保证输出电压高于 , 不能太大, P DD OL OL(max) 2 P(min) L DD OL P OL(max) OL(max) P ( ) ( ) ( ) OD R V V I m I R I V V R I I R IL 电平输出电流最大值 , 不能太小 为保证流入 门的电流不超过允许的低 RP的取值范围为:RP(min)RPRP(max) m1、m2的取值要根据负载门的情况来确定 但对于OD门:m1=m2都为负载门输入端数
漏极开路输出的CMOS门电路的用途:接成总线结构 Bus G G2 G3 A2 1 C C2 只要任何时候C、C2、C3当中只有一个为1, 就可以在同一条总线上分时传送A'1、A'2、A'3信 号。 A
漏极开路输出的CMOS门电路的用途:接成总线结构 只要任何时候C1、C2、C3当中只有一个为1, 就可以在同一条总线上分时传送A´ 1 、A´ 2、 A´ 3信 号