电子设计自动化 授课教师:何旭
电子设计自动化 电子设计自动化 授课教师:何 旭
第二章VHDL语言入门 第一节ⅤHDL概念 第二节VHDL语言优缺点 第三节VHDL建模方法
第二章 VHDL语言入门 第一节 VHDL概念 第二节 VHDL语言优缺点 第三节 VHDL建模方法
第一节HDL概念 VHSIC---Very High Speed Integrated Circuit VHDL----VHSIC Hardware Description Language
第一节 VHDL概念 VHSIC---Very High Speed Integrated Circuit VHDL----VHSIC Hardware Description Language
传统设计方法:原理图、真值表 卡诺图、状态方程 缺点:(1)费时费力,易于出错。 (2)自己设计控制逻辑。 (3)难于理解和维护。 (4)需建立相应文档以说明功能。 (5)原理图输入工具专用,难于移植。 (6)不适合于系统仿真
传统设计方法: 传统设计方法: 原理图、真值表、 原理图、真值表、 卡诺图、状态方程 卡诺图、状态方程 缺点:(1)费时费力,易于出错。 (2)自己设计控制逻辑。 (3)难于理解和维护。 (4)需建立相应文档以说明功能。 (5)原理图输入工具专用,难于移植。 (6)不适合于系统仿真
在实行VHSC计划(美国国防部于70年代末至80年代 初实行的研制高速、大规模集成电路的开发计划)中, 发现传统的设计方法无法满足开发这类非常复杂集成 电路的要求。 81年提出标准 87年成为IEEE1076标准 93年更新为IEEE1164标准 96年IEEE10763成为综合标准
在实行VHSIC计划(美国国防部于70年代末至80年代 初实行的研制高速、大规模集成电路的开发计划)中, 发现传统的设计方法无法满足开发这类非常复杂集成 电路的要求。 81年 提出标准 87年 成为IEEE1076标准 93年 更新为IEEE1164标准 96年 IEEE1076.3成为综合标准