第唧节毒系与移薜系 寄存器 寄存器是用来寄存数码的逻辑部件,所以必须具备接收和寄存数码的 功能。任何一种触发器都可以构成寄存器,每一个触发器存放一位二进制数 或一个逻辑变量,用n个触发器组成的寄存器就可以存放n位二进制数或n个 逻辑变量。 常用集成寄存器分类: ★由多个(边沿触发)D触发器组成的集成寄存器。 如:74171(4D)、74175(4D)、74174(6D、74273(8D等。 这一类触发器在CP↑作用下,输出接收输入代码,在CP无效时输出保 持不变。 ENoEN,D Q n+1 ★由带使能端(电位控制式)D0 触发器构成的锁存型集成寄存器。0100 0 0 X Q 如:74375(4D)、74363(8D) 74373(8D等。 「1文x高阻 啊阿回回阿回阿呵同回回阿回回回同回回回◆≯會
一、寄存器 寄存器是用来寄存数码的逻辑部件,所以必须具备接收和寄存数码的 功能。任何一种触发器都可以构成寄存器,每一个触发器存放一位二进制数 或一个逻辑变量,用n个触发器组成的寄存器就可以存放n位二进制数或n个 逻辑变量。 常用集成寄存器分类: ★ 由多个(边沿触发)D触发器组成的集成寄存器。 如:74171(4D)、74175(4D)、74174(6D)、74273(8D)等。 ★ 由带使能端(电位控制式)D 触发器构成的锁存型集成寄存器。 如:74375(4D)、74363(8D)、 74373(8D)等。 这一类触发器在CP↑作用下,输出接收输入代码,在CP无效时输出保 持不变。 EN0 EN1 D Qn+1 0 1 1 1 0 1 0 0 0 0 x Q 1 x x 高阻
★集成D触发器415逻辑图 ☆在清0信号的作用下,触发器清0。 ☆在CP↑作用下,输出接收输入代码,在CP无效时输 出保持不变。 D 3 RI 2 O R CR D D D CP↑ R s CP [D]Qn+ 01XX0 寄存器中触发器状态改变 10Xx1是与CP同步,叫做同步送数 11 00方式 回回阿回回阿回啊阿回阿阿回啊啊阿‘≯會
☆ 在清0信号的作用下,触发器清0。 ☆ 在CP↑作用下,输出接收输入代码,在CP无效时输 出保持不变。 ↑ 寄存器中触发器状态改变 是与CP同步,叫做同步送数 方式。 R S CP [D] Qn+1 0 1 X X 0 1 0 X X 1 1 1 ↑ 0 0 1 1 ↑ 1 1 0 0 0 0 R Q D 3 D3 R Q D 2 D2 R Q D 1 D1 R Q D 0 D0 1 1 CR CP D3 D2 D1 D0
☆异步送数:R、S为D触发器异步置0、1控制端 D-D 3 0 为并行数据 4 3 2 1 输入端, R R Q3Q为并 行数据输出,[ 叫做并入 种索空中空啤钟 并出。 D20D11 2 R S CP [D]Q+当接收命令为1时: 01 XX 0 设:D3D2D1D0=1010 0 X X 0 101 在异步置0、1作用下,输出为 1010,达到异步送数目的。 回回阿回回阿回啊阿回阿阿回啊啊阿‘≯會
4 Q D S R & & 3 Q D S R & & 2 Q D S R & & 1 Q D S R & & D3 D2 D1 D0 ☆ 异步送数:R、S为D触发器异步置0、1控制端 D3~D0 为并行数据 输入端 , Q3~Q0 为 并 行数据输出, 叫做并入- 并出。 R S CP [D] Qn+1 0 1 X X 0 1 0 X X 1 1 1 ↑ 0 0 1 1 ↑ 1 1 当接收命令为1时: 设:D3D2D1D0=1010 1 0 1 0 1 0 1 0 0 1 1 在异步置0、1作用下,输出为 1010,达到异步送数目的。 1 0 0 1 1 0
、移位寄存器 移位寄存器是实现移位和寄存数码功能的逻辑部件。 目前常用的集成移位寄存器种类很多,如74164、 74165、74166均为八位单向移位寄存器,74195为四位 单向移存器,74194为四位双向移存器,74198为八位 双向移存器。 可叶V串入 1、左移移位寄存器 3 2 CP移存 脉冲 ☆由四级D触发器组成四位左移移位寄存器。 ☆第一级D触发器接输入信号V,其余触发器输入D接前级 输出Q,所有CP连在一起接输入移存脉冲,是同步工作方式 回回阿回回阿回啊阿回阿阿回啊啊阿‘≯會
移位寄存器是实现移位和寄存数码功能的逻辑部件。 目前常用的集成移位寄存器种类很多,如74164、 74165、74166均为八位单向移位寄存器,74195为四位 单向移存器,74194为四位双向移存器,74198为八位 双向移存器。 1、左移移位寄存器 ☆ 由四级D触发器组成四位左移移位寄存器。 ☆ 第一级D触发器接输入信号Vi ,其余触发器输入D接前级 输出Q,所有CP连在一起接输入移存脉冲,是同步工作方式。 移存 脉冲 CP Q D 3 Q D 2 Q D 1 Q D 4 VI 串入
次特征方程: D Q=D1=V·CP↑ 4 3 2 Q=D2=Q1·CP个 CP Q=D=Q2CP个★移位寄存器移存规律: Q=D=Q2·CP↑ Q n+1 在移存脉冲的作用下,输入信息的当前数码存入第一级触发器, 第一级触发器的状态存入到第二级触发器,依此类推,高位触发器存入 低位触发器状态,实现了输入数码在移存脉冲的作用下向左逐位移存。 假定:寄存器初态为0,Ⅵ1=1101串行送入寄存器输入 从波形图看出:CP uuu 输入信号每经过V111e厂1 一级触发器,移Q 动了一个移存周Q 期,但浪形形状Q 保持不变。 O 回回阿回回阿呵同回回回回回回同回回阿回回阿回4≯會
☆ 特征方程: = = + Q D Vi CP n 1 1 1 = = + Q D Q CP n 2 1 1 2 = = + Q D Q CP n 3 2 1 3 = = + Q D Q CP n 4 3 1 4 i i 1 n 1 Q i D Q − + = = ★ 移位寄存器移存规律: 在移存脉冲的作用下,输入信息的当前数码存入第一级触发器, 第一级触发器的状态存入到第二级触发器,依此类推,高位触发器存入 低位触发器状态,实现了输入数码在移存脉冲的作用下向左逐位移存。 假定:寄存器初态为0,VI = 1101串行送入寄存器输入 从波形图看出: 输入信号每经过 一级触发器,移 动了一个移存周 期,但波形形状 保持不变。 CP Q D 3 Q D 2 Q D 1 Q D 4 VI 1 1 0 1 1 2 3 4 5 6 7 8 CPVI Q1 Q2 Q3 Q4