READY:准备就绪信号,输入、高电平有效。CPU 在每个总线周期的T3状态检测Ready信号线,.如果Read心y 为低电平,、表示数据未准备好,则在3状态结束后CPU 插入一个或几个TW等待状态,直到Ready信号有效后, 才进入T4状态,完成数据传送过程。 TEST:测试信号,输入、低电平有效。TEST信号 是和等待指令WAIT配合使用的信号。 QS1、Q$0:指令队列状态信号,输出,高电平有效。 这两个信号的组合用来指示CPU中指令队列的当前状态。 QS1、QS0的代码组合与对应的操作定义如表5.1所示。 S2、S1、S0:,总线周期状态信号,三态、 输出。在 最大模式系统中,总线周期状态信 号S2、S1、S0用来指 示当前总线周期所进行的操作类型。S2、S1、S0的编码 与总线操作类型的对应关系如表5.2所示。 现计式 退出 5.1.3
5.1.3 READY:准备就绪信号,输入、高电平有效。CPU 在每个总线周期的T3状态检测Ready信号线,如果Ready 为低电平,表示数据末准备好,则在T3状态结束后CPU 插入一个或几个TW等待状态,直到Ready信号有效后, 才进入T4状态,完成数据传送过程。 TEST:测试信号,输入、低电平有效。TEST信号 是和等待指令WAIT配合使用的信号。 QS1、QS0:指令队列状态信号,输出,高电平有效。 这两个信号的组合用来指示CPU中指令队列的当前状态。 QS1、QS0的代码组合与对应的操作定义如表5.1所示。 S2、S1、S0:总线周期状态信号,三态、输出。在 最大模式系统中,总线周期状态信号S2、S1、S0用来指 示当前总线周期所进行的操作类型。S2、S1、S0的编码 与总线操作类型的对应关系如表5.2所示。 退 出
LOCK:总线封锁信号,三态、输出、低电平有效。LOCK信号 可由指令前缀LOCK来设置。 RQ/GT0、RQ/GT1:总线请求信号(输入)/总线请求允许 (输出),双向、低电平有效。在最大模式中,这两个信号用来供 CPU以外的两个协处理器发出总线请求(RQ)和接收CPU对其总线 请求信号的响应信号(GT0,GT1)。其中RQ/GT0比RQ/GT1有更高 的优先级。 RD:读信号,三态、输出、低电平有效。RD信号有效,表示 CPU正在对存储器或1/O端口进行读操作。 MNMX:最小/最大工作模式控制信号,输入。当MN/MX接 高电平时,则CPU工作在最小模式。当MN/MX接低电平时,则CPU 工作在最大模式。 SSO:系统状态输出信号,输出。在最小模式下,该信号与其它 两个信号一起反应8088总线操作类型。在最大模式下,该引脚输出恒 为高电平。 计算接球 退出 5.1.3
5.1.3 LOCK:总线封锁信号,三态、输出、低电平有效。LOCK信号 可由指令前缀LOCK来设置。 RQ/GT0、RQ/GT1:总线请求信号(输入)/总线请求允许 (输出),双向、低电平有效。在最大模式中,这两个信号用来供 CPU以外的两个协处理器发出总线请求(RQ)和接收CPU对其总线 请求信号的响应信号(GT0,GT1)。其中RQ/GT0比RQ/GT1有更高 的优先级。 RD:读信号,三态、输出、低电平有效。RD信号有效,表示 CPU正在对存储器或I/O端口进行读操作。 MN/MX:最小/最大工作模式控制信号,输入。当MN/MX接 高电平时,则CPU工作在最小模式。当MN/MX接低电平时,则CPU 工作在最大模式。 SSO:系统状态输出信号,输出。在最小模式下,该信号与其它 两个信号一起反应8088总线操作类型。在最大模式下,该引脚输出恒 为高电平。 退 出