7414(线3线)优先编码器逻辑特号 7→>Ⅰ0:共八个输入端 Y2→>Y共三个二进制输出端 Y 控制端有三个: ST:输入控制端、选通输入端。 且低有效。/ST=0时,编码 器正常工作,/ST=1所有输d。ya EN 出被封锁。 YEx扩展端。用于扩展编码器功能。 Ys:选通输出端。 手册规定:优先权级别最高 优先权级别最低 编码器对输入“0”进行编码。而且是反码输出。 回阿阿阿阿回回回回回回阿啊仆》會
I 7 → I 0 :共八个输入端。 Y2 →Y0共三个二进制输出端。 控制端有三个: ST : 输入控制端、选通输入端。 且低有效。/ST=0时,编码 器正常工作,/ST=1,所有输 出被封锁。 Y EX : 扩展端。用于扩展编码器功能。 选通输出端。 手册规定: I 7优先权级别最高。 I 0优先权级别最低。 编码器对输入“0”进行编码。而且是反码输出。 Y S : Y 0 Y1 Y 2 Y EX I 0 I 1 I 2 I 3 I 4 I 5 I 6 I 7 STY S 74LS148 7 6 5 4 3 2 1 0 EN 0 1 2 YS YEX
能展 将8线-3线优先编码器扩展为16线-4线优先编码器。 ☆用两片8-3编码器组成16线4线输出优先编码器 优先权最高。 按照优先顺序的要求: 因此,只要将第(1) 当15→I均无输入信号时,片的“无编码信号输入”信 号Ys作为第(2)片的选通 才允许对1→I0的输入信号输入信号ST即可。 进行编码。 当片(1)有编码信号输入时,片1的∧Yg=0,无编码信号 输入时Yx=1,正好用它输出编码的第四位,以区分8个高 位输入信号和8个低位输入信号的编码。 编码输入的低三位应为两片输出NY2、NY1、NY0的逻辑或。 依照上面分析得出扩展逻辑电路图
将8线-3线优先编码器扩展为16线-4线优先编码器。 ☆用两片8-3编码器组成16线-4线输出优先编码器。/I15 优先权最高。 当:I15 8 ⇒I 均无输入信号时, 按照优先顺序的要求: 才允许对I7 0 ⇒I 的输入信号 进行编码。 因此,只要将第(1) 片的“无编码信号输入”信 号YS作为第(2)片的选通 输入信号/ST即可。 当片(1)有编码信号输入时,片1的/YEX=0,无编码信号 输入时YEX=1,正好用它输出编码的第四位,以区分8个高 位输入信号和8个低位输入信号的编码。 编码输入的低三位应为两片输出/Y2、/Y1、/Y0的逻辑或。 依照上面分析得出扩展逻辑电路图
AISAIAMAlAHAioA 9A 8 A 7A6ASA4AA2AIAC ddd088d8 d00000d 74LS148(1)可 74LS148(2)Y &G G &」G /s0 234567//Y/Yo /YEx/Ys 11111111111 oXX XXXX 000 XXXXX 100 Xxxxxx XXXX011010 XX 11 01 XX 1111100 X111111 0 100000000 011111111 4》食
I 7 I 6 I 5 I 4 I 3 I 2 I 1 I 0 S YS YEX Y2 Y1 Y0 74LS148(1) I 7 I 6 I 5 I 4 I 3 I 2 I 1 I 0 S YS YEX Y2 Y1 Y0 74LS148(2) & G 3 & G 2 & G 1 & G 0 Z 3 Z 2 Z 1 Z 0 A1 5A1 4A1 3A1 2A1 1A1 0A 9A 8 A 7A 6A 5A 4A 3A 2A 1A 0 /S 0 1 2 3 4 5 6 7 /Y2 /Y1 /Y0 /YEX /YS 1 X X X X X X X X 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 0 0 X X X X X X X 0 0 0 0 0 1 0 X X X X X X 0 1 0 0 1 0 1 0 X X X X X 0 1 1 0 1 0 0 1 0 X X X X 0 1 1 1 0 1 1 0 1 0 X X X 0 1 1 1 1 1 0 0 0 1 0 X X 0 1 1 1 1 1 1 0 1 0 1 0 X 0 1 1 1 1 1 1 1 1 0 0 1 0 0 1 1 1 1 1 1 1 1 1 1 0 1
三、谛码冪 译码器是编码器的逆过程。是将输入的每个二进 制代码翻译成对应的输岀高、低电平。 ☆变量译码器。 常用的译码器分为:☆码制变换译码器。 ☆数字显示译码器 l、变量译鸸器 变量译码器是表示输入状态的组合逻辑网络。 ()2线-4线变量译码器。 2线-4线变量译 码器是对输入的2位二 进制数进行译码,具 译码器 有22=4个输出。 回阿阿回同回同阿回回同同同呵≯會
译码器是编码器的逆过程。是将输入的每个二进 制代码翻译成对应的输出高、低电平。 常用的译码器分为: ☆ 变量译码器。 ☆ 码制变换译码器。 ☆ 数字显示译码器。 变量译码器是表示输入状态的组合逻辑网络。 ⑴ 2线-4线变量译码器。 2线-4线变量译 码器是对输入的2位二 进制数进行译码,具 有 2 2 = 4 个输出。 Y 0 Y1 Y 2 Y 3 A1 A0 译 码 器
★2线-4线变量译码器真值表。 (小规模集成电路实现) 由真值表直接写出用与 根据输出表达式可 以画出用小视规模集 非门实现的输出表达式。 成门电路组成的变 Y=4A Y=AAo 量译码器。 Y1=A140=AA 中规模集成电路2-4译码器74139逻辑符号。 BCD/DEC 输入二进制信号为:A1 1 0o A1 输出的译码信号为:Y3,Y2,F,x Y2选通信号为:ST ST-EN Y 回阿阿回同回同阿回回同同同呵≯會
A1 A0 0 0 1 1 1 0 0 1 1 1 0 1 1 0 1 0 1 1 1 1 0 1 1 1 Y3 Y2 Y1 Y0 ★ 2线-4线变量译码器真值表。 Y3 = A1 A0 Y2 = A1 A0 Y1 = A1 A0 Y0 = A1 A0 由真值表直接写出用与 非门实现的输出表达式。 (小规模集成电路实现) 中规模集成电路2-4译码器74139逻辑符号。 输入二进制信号为:A1、A0。 输出的译码信号为: 3 2 1 0 Y ,Y ,Y ,Y 选通信号为: ST 根据输出表达式可 以画出用小规模集 成门电路组成的变 量译码器。 0 BCD/DEC 1 2 3 0 1 A0 A1 ST Y 0 Y1 Y 2 EN Y 3