第六章集成触发 2021/2/23
2021/2/23 1
紧命得电命斜除解命段 前面介绍的各种门电路及由门电路组成的组合电路,其 共同特点是当前的输出完全取决于当前的输入,与过去的输 入无关,它们没有记忆功能。 在数字系统中:常需要有记忆功能。触发器就是一种具 有记忆功能的逻辑部件。触发器有两个稳定状态,分别表示 进制数码的“0”和“1。可以长期保存所记忆的信息,只 有在一定外界触发信号的作用下,它们才能从一个稳定状态 翻转到另一个稳定状态,即存入新的数码。 触发器两个基本特点: 具有两个能自行保持的稳定状态,用来表示逻辑状态0和1, 或二进制数0和1。 根据不同的输入信号可以将触发器状态置成“1”或“0”。 本章学习目的:对各种触发器功能的掌握是学习时序电路 的基础。 回回阿阿回回呵回回呵呵回回呵回回呵回阿回同回阿回呵同回呵回呵4
2021/2/23 2 前面介绍的各种门电路及由门电路组成的组合电路,其 共同特点是当前的输出完全取决于当前的输入,与过去的输 入无关,它们没有记忆功能。 在数字系统中:常需要有记忆功能。触发器就是一种具 有记忆功能的逻辑部件。触发器有两个稳定状态,分别表示 二进制数码的“0”和“1” 。可以长期保存所记忆的信息,只 有在一定外界触发信号的作用下,它们才能从一个稳定状态 翻转到另一个稳定状态,即存入新的数码。 本章学习目的:对各种触发器功能的掌握是学习时序电路 的基础。 触发器两个基本特点: 具有两个能自行保持的稳定状态,用来表示逻辑状态0和1, 或二进制数0和1。 根据不同的输入信号可以将触发器状态置成“1”或“0”
第一节基本熊蔑 紧命得电命斜除解命段你 电路组成和工作原理 Q 1、电路组成 基本触发器是由A和B两个与 a&x&B 非门交叉耦合组成。 R Q和Q是输出端S:称为置位端或置1输入端 R和Sn是输入端R:称为复位端或置0输入端 A和B可以由与非门组成。也可以由或非门、与或非门 组成。可以是TTL门,也可以是CMOS门。 Q=0.=1称触发器为态触发器具有两个稳定状 Q=12=0称触发器为“态态,输出不是0就是1。 触发器是以Q端表示输出状态。 回回阿呵回回回回呵回阿呵回回呵回阿回回阿回阿呵回回呵4≯疇
2021/2/23 3 A & & B Q Q RD S D 一、电路组成和工作原理 1、电路组成 基本触发器是由A和B两个与 非门交叉耦合组成。 Q和Q是输出端 R S D和 D是输入端 A和B可以由与非门组成。也可以由或非门、与或非门 组成。可以是TTL门,也可以是CMOS门。 Q = 0,Q =1称触发器为“0"态 Q =1,Q = 0称触发器为“1"态 10 10 触发器是以Q端表示输出状态。 触发器具有两个稳定状 态,输出不是0就是1。 SD :称为置位端或置1输入端 RD :称为复位端或置0输入端
紧命得电命斜除解命段你 2、工作原理 Ro SD OO a&x&B 0101触发器置“0 R 1010触发器置“1” 10 状态保持不变 01 0011触发器输岀端均为“1”,破坏了双稳态关系。 当输入00同时撤消,触发器会发生那些变化? 用工作波形图来详细分析。 回回阿回阿回呵呵同回回阿回回回回同回回阿回回回4≯→
2021/2/23 4 A & & B Q Q RD S D 2、工作原理 R SD D QQ 0 1 0 1 1 0 1 0 1 1 0 1 1 0 1 0 0 1 触发器置“0” 1 触发器置“1” 1 0 0 1 1 1 状态保持不变 0 0 0 0 0 1 1 1 触发器输出端均为“1”,破坏了双稳态关系。 当输入00同时撤消,触发器会发生那些变化? 1 0 用工作波形图来详细分析
3、波形分析: a、如果R和SD宽度一样,并同时由0→1,会出现什么情况? Ro Sp oQ RD 11保持Q原来是什么状态,就保持什么状态。SD 0011强制性置1 应该保持,但实际保持不了 不定 当RnS同时由0→时: 如果Atpd<B 不定 t p d A门先于B门相与非,使Q=0,Q=1 如果Btpd<Atpd a& B门先于A门相与非,使Q=1,Q=0 R 触发器当前状态Ω与延迟时间短的门输入先与非。 D 所以当输入从00同时跳变11时,基本触发器输出状态 是0是1不确定。 回回阿回回阿呵回回回回回回同回回阿回回阿回呵4≯
2021/2/23 5 R D S D Q Q R SD D a R S 、如果 D和 D宽度一样,并同时由0 1, → 会出现什么情况? QQ 1 1 保持 Q原来是什么状态,就保持什么状态。 0 1 0 0 1 1 1 1 应该保持,但实际保持不了! 当R S D、D同时由0 1 → 时: 如果 A t p d < B t p d A门先于B门相与非, 10 1 使Q = 0,Q =1 0 如果 B t p d < A t p d B门先于A门相与非, 使Q =1,Q = 0 1 0 1 0 Q Q = 触发器当前状态 = 与延迟时间短的门输入先与非。 所以当输入从00同时跳变11时,基本触发器输出状态 是0是1不确定。 1 1 1 1 1 1 0 1 强制性置1 1 0 不定 不定 Q Q A & & B Q Q RD S D