■2静态MOS存储器 1)存储体 存储体用来存储信息,它由静态MOS存储元 组成,采用二维矩阵的连接方式,假定Ⅹ方向 有m根选择线,Y方向有n根选择线,则存储矩 阵为m×n,在每个X、Y选择线的交叉点有 个存储元。 个4×4的存储矩阵的结构如图4.6所示,其 中的存储元见4.5。 ■图46中,存储矩阵4×4=16×1位,是指16个 字的同一位,若用8个同样的存储矩阵,则可 组成16个字、字长为8位的存储体
2.静态MOS存储器 (1) 存储体 存储体用来存储信息,它由静态MOS存储元 组成,采用二维矩阵的连接方式,假定 X方向 有 m根选择线, Y方向有 n根选择线,则存储矩 阵为 m × n,在每个 X 、 Y选择线的交叉点有一 个存储元。 一个 4 × 4的存储矩阵的结构如图4.6所示,其 中的存储元见4.5。 图4.6中,存储矩阵 4 × 4 =16 × 1位,是指16 个 字的同一位,若用 8个同样的存储矩阵,则可 组成16个字、字长为 8位的存储体
字选择线 VDD 存储单元 T,NT A G T4 T 码 位线1 T T 器 位线2 列选择线 存储单元 存储单元 T, NT Ta T 写入 电路 WE 读放 Y译码器 OUT- A 图4.6双译码结构的存储矩阵框图
图4.6 双译码结构的存储矩阵框图
(2)地址译码器 ■地址译码器的设计方案有两种:一种 是单译码,另一种是双译码 单译码结构中,地址译码器只有一个 译码器的输出,选择对应的一个字。若 地址线数n=2,译码后输出22=4个状态, 对应4个地址,每个地址中存一个4位的 字
(2)地址译码器 地址译码器的设计方案有两种:一种 是单译码,另一种是双译码。 单译码结构中,地址译码器只有一个, 译码器的输出,选择对应的一个字。若 地址线数n=2,译码后输出22=4个状态, 对应4个地址,每个地址中存一个4位的 字
■这种结构有一个缺点,就是当n较大时 译码器将变得复杂而庞大,使存储器的 成本迅速上升,性能下降。例如,n=12 时,译码器输出为212根选择线,每根选 择线还要配一个驱动器。所以,单译码 结构只适用于小容量存储器 为了减少驱动器数量、降低成本,存 储器一般采用双译码结构。这种结构中 有X和Y两个方向的译码器,如图4.6所
这种结构有一个缺点,就是当n较大时, 译码器将变得复杂而庞大,使存储器的 成本迅速上升,性能下降。例如,n=12 时,译码器输出为212根选择线,每根选 择线还要配一个驱动器。所以,单译码 结构只适用于小容量存储器。 为了减少驱动器数量、降低成本,存 储器一般采用双译码结构。这种结构中 有X和Y两个方向的译码器,如图4.6所 示
(3)片选和读/写控制电路 ■由于一块集成芯片的容量有限,要组成 个大容量的存储器,往往需要将多块 芯片连接起来使用,这就存在某个地址 要用到某些芯片,而其它芯片暂时不用 的问题,这就是所谓片选。只有片选信 号()有效时,该芯片才被选中,此片所 连的地址线才有效,才能对 它进行读或写操作。片选和读/写控制 电路如图47所示
(3)片选和读/写控制电路 由于一块集成芯片的容量有限,要组成 一个大容量的存储器,往往需要将多块 芯片连接起来使用,这就存在某个地址 要用到某些芯片,而其它芯片暂时不用 的问题,这就是所谓片选。只有片选信 号()有效时,该芯片才被选中,此片所 连的地址线才有效,才能对 它进行读或写操作。片选和读/写控制 电路如图4.7所示