静态MOS存储元V1、V2、V3、V4组成的 双稳态触发器保存信息,它能长期保持 信息的状态不变,是因为电源通过V3 V4不断供给V1或V电流的缘故。其特点 是当供电电源切断时,原存的信息也消 失
静态MOS存储元 V 1 、 V 2 、 V 3 、 V 4组成的 双稳态触发器保存信息,它能长期保持 信息的状态不变,是因为电源通过 V 3 、 V 4不断供给 V 1 或 V 2电流的缘故。其特点 是当供电电源切断时,原存的信息也消 失
六管静态存储元的结构图如图4.5所示 Ⅹ地址译码线 位线1 Y地址译码线位线2 图4.5六管静态存储元电路
六管静态存储元的结构图如图 4.5所示: X 地址译码线 Vc c T 3 T 4 A B T1 T 2 T 7 T 8 位线 1 Y 地址译码线 位线 2 T 5 T 6 图 4. 5 六管静态存储元电路
■图中T1、T,为工作管;T2、T为负载管 T、T、T、T为控制管。 两个稳态:T导通,T2截止为“1”态;T2 导通,T1截止为“0°态; 工作原理: ①保持状态(X、Y译码线为低电平,即T、T6、T7、T8均截止) 保持“1”态:T1导通→A低 保持“0”态:T2导通→B低 B高←T2截止 A高→T截止
图中T1、T2为工作管;T3、T4为负载管; T5、T6 、T7、T8为控制管。 两个稳态:T1导通,T2截止为“1”态;T2 导通,T1截止为“0”态; 工作原理: ① 保持状态(X、Y 译码线为低电平,即 T5、T6 、T7、T8 均截止) 保持“1”态: T1 导通→A 低 保持“0”态: T2 导通→B 低 ↑ ↓ ↑ ↓ B 高 ←T2 截止 A 高→ T1 截止
写入状态(X、Y译码线为低电平,即 T、T、T2、T8均导通) 写“1”:位线2为高电平→B高→T1导通 线1加低电平→A低→T截止 写“0”:位线2为低电平→B低→T1截止。 位线1加高电平→A高→T导通;
② 写入状态(X、Y译码线为低电平,即 T5、T6、T7、T8 均导通) 写“1”: 位线2为高电平→B高→T1导通; 位线1加低电平→A低→T2截止; 写“0”: 位线2为低电平→B低→T1截止。 位线1加高电平→A高→T2导通;
3读出状态(X、Y译码线为低电平,即 T5、T6、T7、T8均导通) 读“1”(T2截止、T1导通):Vec从T到T T使位线2有电流 ■读“07(T1截止、T2导通):Vec从T3到Ts T使位线1有电流 所以,不同的位线上的电流使放大器读 出不同的信息41”和“0
③ 读出状态(X 、 Y译码线为低电平,即 T 5 、 T 6 、 T 7 、 T 8 均导通) 读“1”(T 2截止、 T 1导通 ) :Vcc 从 T 4 到 T 6 、 T8 使位线 2有电流。 读“0”(T 1截止、 T 2导通 ) :Vcc 从 T 3 到 T 5 、 T 7使位线 1有电流; 所以,不同的位线上的电流使放大器读 出不同的信息“1” 和“0”