FADC芯片现状 8位ADc ■EV8AQ160 5GSPS/1.25GSPSx4(E2v) ■RADo08 3GSPS (Rockwell) ■AT84AD001B2GSPS/1GsPs×2(E2V) ■ADc08D15001.5GSPS×2 (NS) ■MAX108 1.5GSPS MAXI IM) MAX104 1GSPS (MAXIM) ■TS83888 1GSPS (E2V) ■ⅣAX106 600MSPS (MAXIM) ■TS8308500 500MSPS (E2V) 中国科学技术大 快电子学实验室 University of Sci& Tech of China Fast Electronics lab
快电子学实验室 Fast Electronics Lab 中国科学技术大学 University of Sci.& Tech. of China FADC芯片现状 8位ADC EV8AQ160 5GSPS/1.25GSPS 4 (E2V) RAD008 3GSPS (Rockwell) AT84AD001B 2GSPS/1GSPS 2 (E2V) ADC08D1500 1.5GSPS 2 (NS) MAX108 1.5GSPS (MAXIM) MAX104 1GSPS (MAXIM) TS83888 1GSPS (E2V) MAX106 600MSPS (MAXIM) TS8308500 500MSPS (E2V)
②中国科学院“核探测技术与核电子学” 重点实验室的实践 FADc例1 高速波形 (中国科学院高能所实验物理中心) 数字化模块 科技部、基金委、中科院重大国际合作项目 GPS Readout Receiver P Flash ADC Board1 (VME) Bugfer-full Board ■8通道波形数字化VME模块 PMTI6 ■8位FADC,1GSPS采样率 Board Clock,Triger) ■检测FEE16路PMT能量和信号 (VME) ■检测 Triger总能量信号 Readout Board 1 fer-full (VME) 1:16 PMT256 Clock, Trigger Fan-out 大亚湾中微子物理实验PMT读出电子学系统 t=7ns 中国科学技术大 快电子学实验室 University of Sci& Tech of China Fast Electronics Lab
快电子学实验室 Fast Electronics Lab 中国科学技术大学 University of Sci.& Tech. of China 中国科学院“核探测技术与核电子学” 重点实验室的实践 Readout Board1 (VME) Readout Board1 (VME) Trigger Board (VME) PMT1 PMT16 PMT256 1:16 Fan-out Flash ADC Board GPS Receiver Clock,Trigger Clock,Trigger TPD0,TPD1,Check Clock,Trigger Fast hit info. Fast hit info. Energy sum Energy sum Buffer-full, Rdrqst Buffer-full, Rdrqst 高速波形 数字化模块 FADC例1 8通道波形数字化VME模块 8位FADC,1GSPS采样率 检测FEE16路PMT能量和信号 检测Triger总能量信号 (中国科学院高能所实验物理中心) tw ≈ 40ns tw ≈ 70ns 大亚湾中微子物理实验PMT读出电子学系统 Type I Type II 科技部、基金委、中科院重大国际合作项目
FADC芯片:AT84AD001B E2v公司产品 采样率:2GsPS/1GsPS×2 3dB带宽:15GHz Clock Buller DRDA DNL: 0.25LSB, 21016 INL: 0. 5LSB DMUX LVDS nib- FADC核:ADc和ADcQ offset DMUX可以保持或者降低输 Input switch 3-wire Serial Interface 出数据变化率 DMUX control 数据输出:LVDS电平 Clock buffer > CLKOO Buffer DORB 中国科学技术大 快电子学实验室 University of Sci& Tech of China Fast Electronics Lab
快电子学实验室 Fast Electronics Lab 中国科学技术大学 University of Sci.& Tech. of China FADC芯片: AT84AD001B E2V公司产品: – 采样率:2GSPS/1GSPS2 – -3dB带宽:1.5GHz – DNL:0.25LSB, – INL: 0.5LSB – FADC核:ADC I和ADC Q – DMUX可以保持或者降低输 出数据变化率 – 数据输出:LVDS电平
信号重建:正弦波 图a 测试信号是频率为50MH的 正弦波,信号周期为20ns, 每个信号周期有20个采样点 图b 测试信号:频率为625MHz的 正弦波,信号周期为16ns. 每个信号周期有16个采样点 中国科学技术大 快电子学实验室 University of Sci& Tech of China Fast Electronics Lab
快电子学实验室 Fast Electronics Lab 中国科学技术大学 University of Sci.& Tech. of China 信号重建:正弦波 图a 测试信号是频率为50MHz的 正弦波,信号周期为20ns, 每个信号周期有20个采样点 图b 测试信号: 频率为62.5MHz的 正弦波,信号周期为16ns. 每个信号周期有16个采样点
信号重建:脉冲信号 FEE板接收信号发生器的信号,输出ESUM信号 a:FADc输入端的波形,下降时间为1226ns,上升时间约为3498ns b:采样数据的重建波形,下降沿采样了12个点,上升沿采样了35个点 URan A7 v 垂00m 0102030405060708090100110120130 (b) 中国科学技术大 快电子学实验室 University of Sci& Tech of China Fast Electronics lab
快电子学实验室 Fast Electronics Lab 中国科学技术大学 University of Sci.& Tech. of China 信号重建:脉冲信号 • FEE板接收信号发生器的信号,输出ESUM信号 • a: FADC输入端的波形,下降时间为12.26ns,上升时间约为34.98ns • b: 采样数据的重建波形,下降沿采样了12个点,上升沿采样了35个点 80 90 100 110 120 130 140 150 0 10 20 30 40 50 60 70 80 90 100 110 120 130 系列1 (a) (b)