K述列 6.1.1基本设计步骤 5.时序仿真和包装入库 Ref: 991. Ons Tme:1003 Interval:13.Ons 9910ns C6 DValue 100Ons 200Ons 300Ons 4000ns 5000ns 600 Ons 700Ons 8000ns 900.0n Dus 1.1us SO CO 0 图6-5半加器 h adder. gd的仿真波形
KX 康芯科技 6.1.1 基本设计步骤 5. 时序仿真和包装入库 图6-5 半加器h_adder.gdf的仿真波形
K述列 6.1.1基本设计步骤 6.设计顶层文件 Enter Sybo工 Symbol Name: e: \my_prict\ Megawizard Plug-In Manager adder Symbol Libraries: e: \my prict e: \maxplus 2\max2 lb\prin e: \maxplus 2\max 2lib\mf e: \maxplus 2\max2lib \mega lpm Directory is: e: \my_-prjcl Symbol Files Directories. adde e my_ prct 图6-6在顶层编辑窗中调出已设计好的半加器元件
KX 康芯科技 6.1.1 基本设计步骤 6. 设计顶层文件 图6-6 在顶层编辑窗中调出已设计好的半加器元件
K述列 6.1.1基本设计步骤 6.设计顶层文件 h adder h adder s0 sum 10 cIn 图6-7在顶层编辑窗中设计好全加器 Name: valu 20u 3. us 4 Ous 5 Ous 6 Ous 7 Ous 8. us 9. 0u cIn In sum o cout 0 图6-81位全加器的时序仿真波形
KX 康芯科技 6.1.1 基本设计步骤 6. 设计顶层文件 图6-7 在顶层编辑窗中设计好全加器 图6-8 1位全加器的时序仿真波形
K述列 6.2較较复杂电路的原理图设计 6.2.1设计有时钟使能的两位十进制计数器 ND2 enb 74390 CNDa 1CLR 10A q[0] 1CLKA1日 q[1] 1CLKB 1QC q[2] 1QD q[3] 2QA q[4] 11 PUT 2CLR 2QB q[5] 2CLKA 2QC q3.0 1 DUAL COUNTER q74] ○upu↑ 图69用74390设计一个有时钟使能的两位十进制计数器
KX 康芯科技 6.2 较复杂电路的原理图设计 6.2.1 设计有时钟使能的两位十进制计数器 图6-9 用74390设计一个有时钟使能的两位十进制计数器
62.1设计有时钟使能的两位十进制计数器 K述列 Enter Symbol Options置 indow Help Symbol Name: 74390 必国国為 Search for Help on. MAX+plus II Table of Contents Megawizard Plug-In Manager Graphic Editor Hel Symbol Libraries c: \cdwriting\k10demo'\sch AHDL e:\maxplus2\max lib\prim VHDL e:\maxplus 2\max 2lib'\mf e: maxplus 2\max2 ib \mega lpm 74390 Verilog HDL 1CLR Megafunctions/LPM 1cLKA1Q日 Old-Style Macrofuncti ons Directory is: c: \cdwriting\k10demo\sch 1CLKB 1@c Primitives Symbol Files Directories. Devices Adapters 16dmux e 16ndmux 2CLR 2Q日 stages 21muⅨ e maxplus2 2CLKA 2@C 2x8muⅨ C max2lib Glossary 2CLKB 2QD 4count a DUAL COUNTER READ ME New Features in This Release 7402 404 How to Use MAXtplus II Help 7408 Drives How to Use Help e Contacting Alte About MAXtplus II ance 图6-10调出元件7439 图6-11从Help中了解74390的详细功能
KX 康芯科技 6.2.1 设计有时钟使能的两位十进制计数器 图6-10 调出元件7439 图6-11 从Help中了解74390的详细功能