6.时序逻辑电路的分析与设计6.1时序逻辑电路的基本概念6.2同步时序逻辑电路的分析6.3同步时序逻辑电路的设计6.4异步时序逻辑电路的分析6.5若干典型的时序逻辑集成电路*6.6用Verilog描述时序逻辑电路6.7时序逻辑可编程逻辑器件2
6 . 时序逻辑电路的分析与设计 6.1 时序逻辑电路的基本概念 6.2 同步 时序逻辑电路的分析 6.3 同步 时序逻辑电路的设计 6.4 异步 时序逻辑电路的分析 6.5 若干典型的时序逻辑集成电路 *6.6 用Verilog描述时序逻辑电路 6.7 时序逻辑可编程逻辑器件
教学基本要求熟练掌握时序逻辑电路的描述方式及其相互转换2、熟练掌握时序逻辑电路的分析方法3、熟练掌握时序逻辑电路的设计方法4、熟练掌握典型时序逻辑电路计数器、寄存器、移位寄存器的逻辑功能及其应用。5、正确理解时序可编程器件的原理及其应用。6、学会用VirelogHDL设计时序电路及时序可编程逻辑器件的方法
教学基本要求 2、熟练掌握时序逻辑电路的分析方法 1、熟练掌握时序逻辑电路的描述方式及其相互转换。 3、熟练掌握时序逻辑电路的设计方法 4、熟练掌握典型时序逻辑电路计数器、寄存器、移位 寄存器的逻辑功能及其应用。 5、正确理解时序可编程器件的原理及其应用。 6、学会用Virelog HDL设计时序电路及时序可编程逻辑器件的 方法
时序逻辑电路的基本概念6.16.1.1时序逻辑电路的模型与分类6.1.2时序电路逻辑的表达
6.1 时序逻辑电路的基本概念 6.1.1 时序逻辑电路的模型与分类 6.1.2 时序电路逻辑的表达
时序逻辑电路的基本概念6.16.1.1时序逻辑电路的模型与分类1.时序电路的一般化模型j0组合电路ES存储电路km结构特征:*电路由组合电路和存储电路组成*电路存在反馈A
6.1 时序逻辑电路的基本概念 6.1.1 时序逻辑电路的模型与分类 1. 时序电路的一般化模型 组合 电路 I O 存储电路 E S i j k m *电路由组合电路和存储电路组成。 *电路存在反馈。 结构特征:
输出方程:0=f(L,S)表达输出信号与输入信号、状态变量的关系式激励方程:E=f(IS)表达了激励信号与输入信号、状态变量的关系式状态方程:Su+I=fs(E,S")表达存储电路从现态到次态的转换关系式j-0组合电路E存储电路kmA
输出方程: O=f1 (I,S) 激励方程: E=f2 (I,S) 状态方程 : S n+1=f3 (E,S n ) 表达输出信号与输入信号、状态变量的关系式 表达了激励信号与输入信号、状态变量的关系式 表达存储电路从现态到次态的转换关系式 组合 电路 I O 存储电路 E S i j k m