单元库中存放的信息: NAND3 电路图 B 逻辑图 版图:孔、引线 电路参数: 扇入,扇出 门延迟时间 20212/2
2021/2/21 6 • 单元库中存放的信息: NAND3 电路图 逻辑图 版图:孔、引线 电路参数: 扇入,扇出 门延迟时间
单元库 单元库中存有上百种不同功能的单元电路,这 些单元作为系统设计的基础,可以重复使用 它是由 Foundry提供的 门阵列的生产制造可以分为两个相对独 立的过程: 第一个过程是母片的制造,同时提供与之配套 的单元库。 第二个过程是根据用户所要实现的电路,完成 母片上电路单元的布局及单元间连线。然后对 这部分金属线及引线孔的图形进行制版、流片 20212/2
2021/2/21 7 • 单元库 单元库中存有上百种不同功能的单元电路,这 些单元作为系统设计的基础,可以重复使用。 它是由Foundry提供的。 • 门阵列的生产制造可以分为两个相对独 立的过程: 第一个过程是母片的制造,同时提供与之配套 的单元库。 第二个过程是根据用户所要实现的电路,完成 母片上电路单元的布局及单元间连线。然后对 这部分金属线及引线孔的图形进行制版、流片
门阵列的设计流程在书P74,图4.10中给出。 门阵列设计的优点: (1)事先制备母片,使设计周期缩短。 (2)母片及库单元都是事先设计好,并经 过验证。因此,正确性得到保证。 (3)门阵列模式非常规范,自动化程度高 (4)价格低,适合于小批量的ASIC设计。 20212/2
2021/2/21 8 • 门阵列的设计流程在书P74,图4.10中给出。 • 门阵列设计的优点: (1)事先制备母片,使设计周期缩短。 (2)母片及库单元都是事先设计好,并经 过验证。因此,正确性得到保证。 (3)门阵列模式非常规范,自动化程度高。 (4)价格低,适合于小批量的ASIC设计
门阵列设计的缺点: (1)芯片利用率低,70%左右 (2)不够灵活,对设计限制太多 (3)布通率不能做到100%布通,要人工 解决剩线问题。 20212/2
2021/2/21 9 • 门阵列设计的缺点: (1)芯片利用率低,70%左右。 (2)不够灵活,对设计限制太多。 (3)布通率不能做到100%布通,要人工 解决剩线问题
二、宏单元阵列模式( macro- cell array) 为了提高门阵列的芯片利用率,一种改进 的结构是去掉垂直方向的走线通道,跨越 单元行的线可以利用空闲栅来完成 VoD 空闲栅 20212/2
2021/2/21 10 二、宏单元阵列模式(macro-cell array) 为了提高门阵列的芯片利用率,一种改进 的结构是去掉垂直方向的走线通道,跨越 单元行的线可以利用空闲栅来完成