2)系统级寄存器 ◆控制 REG CR0~CR3、CR4 6 0 圍幽 CR4 Page directory base CR3 Page fault linear address CR2 Reserved CR1 同cRo 18 16 The structure of the Pentium control registers PE:保护模式允许,MP:系统中有协处理器,PG:选择线性地 址到物理地址的页表转换 CD: Cache禁止,NW:不写直达、wP:保护用户级页,VME 虚拟方式扩展,MCE:机器检查允许
2)系统级寄存器 ◆ 控制REG CR0~CR3、CR4 PE:保护模式允许,MP:系统中有协处理器,PG:选择线性地 址到物理地址的页表转换…… CD:Cache 禁止,NW:不写直达、WP:保护用户级页,VME: 虚拟方式扩展,MCE:机器检查允许……
2)系统级寄存器 ◆系统地址 REG GDTR IDTR LDTR TR 段描述符提供段的大小、位置以及段的访问控制 和状态信息,8字节组成。段描述符根据属性描述符 分为全局描述符、中断描述符以及局部描述符,分别 存放在全局描述符表、中断描述符表以及局部描述符 表中。全局描述符表寄存器GDTR、中断描述符表寄 存器DTR则分别存放了全局描述符表和中断描述符 表的线性基地址和表的限长。局部描述符表寄存器 LDTR和任务寄存器TR是用来存放局部描述符和任 务描述符的选择子。由段选择符通过描述符表就能够 找到段描述符进而得到段的基地址,加上偏移量最终 得到线性地址
2)系统级寄存器 ◆ 系统地址REG GDTR IDTR LDTR TR 段描述符提供段的大小、位置以及段的访问控制 和状态信息,8字节组成。段描述符根据属性描述符 分为全局描述符、中断描述符以及局部描述符,分别 存放在全局描述符表、中断描述符表以及局部描述符 表中。全局描述符表寄存器GDTR、中断描述符表寄 存器IDTR则分别存放了全局描述符表和中断描述符 表的线性基地址和表的限长。局部描述符表寄存器 LDTR和任务寄存器TR是用来存放局部描述符和任 务描述符的选择子。由段选择符通过描述符表就能够 找到段描述符进而得到段的基地址,加上偏移量最终 得到线性地址
3)调试与测试寄存器 ◆调试 REG DR0~DR7 保存断点线性地址,DR6:状态, DR7:控制 ◆测试 REG TR3~TR7 保存片内 CACHE测试数据, TR6:控制, TR7:状态
3)调试与测试寄存器 ◆ 调试REG DR0~DR7 保存断点线性地址,DR6:状态, DR7:控制 ◆ 测试REG TR3~TR7 保存片内CACHE测试数据, TR6:控制, TR7:状态