数字信号处理方法与奥现 贺知明副教授 电子科技大学 四川成都
数字信号处理方法与实现 贺知明 副教授 电子科技大学 四川•成都
SHARC系列DSP系统的硬件设计 」电源配置 面时钟设计 」复位电路设计 」片间信号的阻抗匹配 」驱动、隔离与电平转换 DSP仿真口设计 DSP与FPGA的配合使用 信 号测试及自检功能 PCB板设计
SHARC系列DSP系统的硬件设计 ◼ 电源配置 ◼ 时钟设计 ◼ 复位电路设计 ◼ 片间信号的阻抗匹配 ◼ 驱动、隔离与电平转换 ◼ DSP仿真口设计 ◼ DSP与FPGA的配合使用 ◼ 信号测试及自检功能 ◼ PCB板设计
电源配置 SHARC DSP内核电压2.5V/1.8V或更低,片 内I/O电压3.3V,片外常规电路有些采用5∨ 供电,系统的硬件设计存在多电压的供电 可题。 系统供电顺序直接影响 SHARC DSP能否正 常引导及工作
电源配置 ◼ SHARC DSP内核电压2.5V/1.8V或更低,片 内I/O电压3.3V,片外常规电路有些采用5V 供电,系统的硬件设计存在多电压的供电 问题。 ◼ 系统供电顺序直接影响SHARC DSP能否正 常引导及工作
ADSP21160的电源配置 ADSP21160电源配置相对复杂,是硬件设计中 必须首要解决的问题。 」ADSP21160要求提供两种电源:处理器核电压 为+25V,I/O口供电电压+33V,必须注意供电 顶序间题 ADSP21160工作时的总电流约1A左右,必须考 虑供电芯片(如DCDC)的输出电流能力,并留 余地。 在ADSP21160的电源入口处,应提供高质量的 滤波网络(如C网络),并尽量靠近芯片相关引脚, 以减小电源纹波
ADSP21160的电源配置 ADSP21160电源配置相对复杂,是硬件设计中 必须首要解决的问题。 ◼ ADSP21160要求提供两种电源:处理器核电压 为+2.5V,I/O口供电电压+3.3V,必须注意供电 顺序问题。 ◼ ADSP21160工作时的总电流约1A左右,必须考 虑供电芯片(如DC-DC)的输出电流能力,并留 余地。 ◼ 在ADSP21160的电源入口处,应提供高质量的 滤波网络(如LC网络),并尽量靠近芯片相关引脚, 以减小电源纹波
ADSP21160的供电顺序 要使ADSP21160正常工作,,+2.5V电源必须 先于+3∨电源提供,以确保PL能够正确复 位。否则,DSP将不能可靠地加载。 对整个系统而言,必须保证先给ADSP21160 供电,再给其所连接的外部芯片供电。 若外围5V电压先到,会通过外接芯片和DSP的端口 分压,在+3.3电源线上产生+2V左右的电压,将 引起ADSP21160的加载错误
ADSP21160的供电顺序 ◼ 要使ADSP21160正常工作, +2.5V电源必须 先于+3.3V电源提供,以确保PLL能够正确复 位。否则,DSP将不能可靠地加载。 ◼ 对整个系统而言,必须保证先给ADSP21160 供电,再给其所连接的外部芯片供电。 若外围5V电压先到,会通过外接芯片和DSP的端口 分压,在+3.3V电源线上产生+2V左右的电压,将 引起ADSP21160的加载错误