(1)基本问题 自旋的注入、输运和检测 (2)注入的障碍
文件格式: PPT大小: 557.5KB页数: 31
2.1 概述 2.2 分立元件门电路 2.3 TTL集成门电路 2.4 MOS门电路 2.5 TTL电路与CMOS电路的接口 2.6 门电路的VHDL描述
文件格式: PPT大小: 1.03MB页数: 76
3.1 概述 3.2 组合逻辑电路的基本分析和设计方法 3.3 若干常用的组合逻辑电路 3.4 组合电路中的竞争-冒险
文件格式: PPT大小: 2.62MB页数: 152
1.1 数制与编码 1.1.1 数制 1.1.2 数制间的转换 1.1.3 编码 1.2 逻辑代数 1.2.1 逻辑变量与逻辑函数的概念 1.2.2 三种基本逻辑及运算 1.2.3 复合逻辑及其运算 1.2.4 逻辑函数的描述 1.2.5 逻辑代数的定律、规则及常用公式 1.3 逻辑函数化简 1.4 VHDL语言描述
文件格式: PPT大小: 3.23MB页数: 160
• 1.1 概述 • 1.2 逻辑代数中的三种基本运算 • 1.3 逻辑代数的基本公式和常用公式 • 1.4 逻辑代数的基本定理 • 1.5 逻辑函数及其表示方法 • 1.6 逻辑函数的公式化简法 • 1.7 逻辑函数的卡诺图化简法 • 1.8 具有无关项的逻辑函数及其化简
文件格式: PPT大小: 766.5KB页数: 51
Sec2.1 CMOS 反向器 • 1.CMOS逻辑电路的逻辑电平 • 2.CMOS 反向器 Sec 2.2 CMOS 逻辑门 ➢ CMOS 与非门 ➢ CMOS 或非门 ➢ CMOS 同向缓冲逻辑门 ➢ 与-或-非门 ➢ 异或门 ➢ 三态门 Sec2.3.异或门和其他逻辑门 • 1. 异或门及其应用 • 2. 传输门及其应用 • 3. 三态门 • 4. 漏极开路门 • 5. “线与”逻辑
文件格式: PPT大小: 1.38MB页数: 87
• 1.MSI的应用 • 2.组合逻辑电路的分析方法 • 3.组合逻辑电路的设计方法 Sec3.1 概述 Sec3.2 组合逻辑电路的分析方法 Sec3.3 组合逻辑电路的设计方法 Sec.3.5 多路选择器 Sec3.6 译码器 Sec.3.7 组合逻辑电路的VHDL设计方法 • Sec3.7.1 VHDL设计语言 • Sec3.7.2 用VHDL设计全加器 • Sec3.7.3 VHDL多路选择器设计 • Sec3.7.4 VHDL设计译码器方法
文件格式: PPT大小: 513.5KB页数: 93
• 1. 使用门构成基本R-S门 • 2. 能解释R-S门和D-门的区别 • 3. 区分门和触发器的区别 • 4. 解释R-S触发器,D-触发器和J-K触发器之间的区别 • 5. 解释边沿和主从式触发器的区别 • 6. 几个主要参数:建立时间,保存时间,最大工作频率 • 7. 触发器的基本应用
文件格式: PPT大小: 732KB页数: 50
• 1 学习时序逻辑电路的分析方法; • 2学习时序逻辑电路的设计方法; • 3学习中规模集成电路的应用;计数器、寄存器、移位寄存器、顺序脉冲发生器等
文件格式: PPT大小: 1.09MB页数: 77
6.1 设计时序逻辑电路的原则 6.2 时序逻辑电路的设计方法与步骤 6.3 同步时序逻辑电路设计 (时钟同步状态机的设计)
文件格式: PPT大小: 1.34MB页数: 26
©2025 mall.hezhiquan.com 和泉文库
帮助反馈侵权