(2)P1口位的结构 读锁存器 力内部上拉电阻 内部总线 中D图26P口岛位结构 Pln 写锁存器 锁存器 T 读引脚 图2-6P1口的位结构
(2) P1口位的结构 P1.n 锁存器 P1.n Q D Q 读锁存器 写锁存器 内部总线 读引脚 内部上拉电阻 T VCC 图 2-6 P1口的位结构 图 2-6 P1口的位结构
(3)P2口的位结构 地址1控制 读锁存器 内部上拉电阻 内部总线 eMX」 P2.n Pen 写锁存器 锁存器 读引脚 图2-7P2口的结构图
(3) P2口的位结构 P2.n 锁存器 P2.n Q D Q 读锁存器 写锁存器 内部总线 读引脚 T VCC 地 址 控 制 内部上拉电阻 MUX 图 2-7 P2口的结构图
(4)P3口的位结构 第二输出功能 读锁存器 内部上拉电阻 内部总线 P3. n 写锁存器 锁存器 读引脚 第二输入功能 图28P3口的结构图
(4) P3口的位结构 P3.n 锁存器 P3.n Q D Q 读锁存器 写锁存器 内部总线 读引脚 T VCC 第二输入功能 第二输出功能 内部上拉电阻 图 2-8 P3口的结构图
(4)P3口的位结构 第二输出功能 CC 读锁存器 内部上拉电阻 内部总线 D P3. n P3. n 写锁存器 锁存器 T 读引脚 第二输入功能 图28P3口的结构图
(4) P3口的位结构 P3.n 锁存器 P3.n Q D Q 读锁存器 写锁存器 内部总线 读引脚 T VCC 第二输入功能 第二输出功能 内部上拉电阻 图 2-8 P3口的结构图
表格2-3P3口的第二功能表 LO囗 第二功能 注释 P RXD 串行口数据接收端 P TXD 串行口数据发送端 INT(一 外部中断请求0 INTO 外部中断请求1 P 定时/计数器0 TI 定时计数器1 WRO 外部RAM写信号 RDO 外部RAM读信号
表格 2-3 P3口的第二功能表 I/O口 第二功能 注 释 P3.0 RXD 串行口数据接收端 P3.1 TXD 串行口数据发送端 P3.2 INT(————)0 外部中断请求0 P3.3 INT(————)1 外部中断请求1 P3.4 T0 定时/计数器0 P3.5 T1 定时/计数器1 P3.6 WR(———) 外部RAM写信号 P3.7 RD(———) 外部RAM读信号