R-S基本触发器9 Q ④当R=0,S=0时, 两个与非门输出均为1(高电平),此时破坏 了触发器的互补输出关系,而且当R、S 同时从0变化为1时,由于门的延迟时间 不一致,使触发器的状态不确定 因此规定输入信号R、S不能同时为0,它 们应遵循R+=1的约束条件
R-S基本触发器 ④当R=0,S=0时, 两个与非门输出均为1(高电平),此时破坏 了触发器的互补输出关系,而且当R、S 同时从0变化为1时,由于门的延迟时间 不一致,使触发器的状态不确定。 因此规定输入信号R、S不能同时为0,它 们应遵循R+S=1的约束条件 S R Q _ Q
2舳发器的特点 有两个稳定的互补输出Q,Q。Q的状态代表 触发器的状态。 当 Input来到时,触发器接收数据; 当 Input撒除时,触发器保持状态(记忆功 能) 交叉耦合使得触发器可以保持状态 有稳定的状态,能够接收外来数据改变状 态,能保持状态
2.触发器的特点 ➢ 有两个稳定的互补输出Q,Q。 Q的状态代表 触发器的状态。 ➢ 当Input 来到时,触发器接收数据; ➢ 当Input 撤除时,触发器保持状态(记忆功 能)。 ➢ 交叉耦合使得触发器可以保持状态 ➢ 有稳定的状态,能够接收外来数据改变状 态,能保持状态
3触发器状态的定义 Q=0 触发器处于”0”态,记 忆”0” 触发器处于”1”态,记 忆”1 触发器个稳定的状态,可以存储1位二进制数, 因此叫“双稳态”( Bi-stable)触发器。 既然有“双稳态”,有没有“单稳态”(Mono- stable)
3.触发器状态的定义 Q=0 _ 触发器处于”0”态, 记 忆”0” Q=1 Q=1 _ 触发器处于”1”态, 记 忆”1” Q=0 触发器有两个稳定的状态,可以存储1位二进制数, 因此叫“双稳态” (Bi-stable)触发器。 既然有“双稳态”,有没有“单稳态”(Mono-stable)?
4RS基本触发器时序图 时序图( Timing diagram)(没考虑延迟) R 初始状态R=0,sET;Rs=0.Q0=1;1Rs由001,下一状态不定 Q=0 RS=11,Q保持状态;S=0, Reset
4.R-S基本触发器时序图 时序图(Timing Diagram) (没考虑延迟) R S Q Q R=0, SET; RS=00, QQ=11; RS由00 11,下一状态不定 RS=11, Q保持状态; S=0,Reset t0 t1 t2 t3 t4 t5 t6 t7 初始状态 Q=0
4RS基本触发器时序图 时序图( Timing Diagram)(没考虑延迟) R=0,S=0导致 状态非法,且不 能同时撤除,否 则会导致状态不 定(由延时决定, 先接收1的门的 输出端决定另 个互补输出端) RS=00,QQ=11;RS由0011,下一状态不定 问题:Q和Q有同时为“1”的情况! 当RS由“oo”变为“11”时,触发器下一个状态不确定! 由于上述两个原因,这种触发器不能直接使用!
4.R-S基本触发器时序图 ◼ 时序图(Timing Diagram) (没考虑延迟) R S Q Q RS=00, QQ=11; RS由00 11,下一状态不定 问题:Q和Q有同时为“1”的情况! 当RS由“00”变为“11”时,触发器下一个状态不确定! 由于上述两个原因,这种触发器不能直接使用! R=0,S=0导致 状态非法,且不 能同时撤除,否 则会导致状态不 定(由延时决定, 先接收1的门的 输出端决定另一 个互补输出端)